数电课件双稳态存储单元.pdfVIP

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

5锁存器和触发器

1.双稳态单元电路

2.锁存器

3.触发器的电路结构和工作原理

4.触发器的逻辑功能

概述

1、时序逻辑电路与锁存器、触发器:

时序逻辑电路:

工作特征:时序逻辑电路的工作特点是任意时刻的输出状态不

仅与当前的输入信号有关,而且与此前电路的状态有关。

结构特征:由组合逻辑电路和电路组成,电路中存在反馈。

锁存器和触发器是构成时序逻辑电路的基本逻辑单元。

时序逻辑电路结构特征:

由组合逻辑电路和电路组成,电路中存在反馈。

输入信号输出信号

j

iO不仅与当前

I组合的输入信号

电路ES有关,而且

k电路与此前电路

的状态有关。

m

由锁存器

和/或触发器组成

•组合电路与时序电路的区别

1、组合电路:电路的输出只与电路的输入有关,

与电路的前一时刻的状态无关。

2、时序电路:

取决于该时刻电路的输入,

电路在某一给定时刻的输出

还取决于前一时刻电路的状态。

2、锁存器与触发器

共同点:具有0和1两个稳定状态,一旦状态被确定,就能自行

保持。一个锁存器或触发器能一位二进制码。

不同点:

锁存器对脉冲电平敏感的

电路,在特定输入脉冲电平作用下E

改变状态。E

触发器对脉冲边沿敏感的电

CP

路,在时钟脉冲的上升沿或下降沿

的变化瞬间改变状态。CP

教学基本要求

1、掌握锁存器、触发器的电路结构和工作原理

2、熟练掌握SR触发器、JK触发器、D触发器及T

触发器的逻辑功能

3、正确理存器、触发器的动态特性

5.1双稳态单元电路

1.双稳态的概念

2.双稳态单元电路

5.1双稳态单元电路

5.1.1双稳态的概念

介稳态

稳态稳态

5.1.2双稳态单元电路

1.电路结构

G1

1反馈

Q

电路有两个互补的输出端

G2

1

Q

Q端的状态定

文档评论(0)

honglajiao + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档