AT89S52 (51)单片机的引脚图及各引脚功能说明.pdf

AT89S52 (51)单片机的引脚图及各引脚功能说明.pdf

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

时间:二O二一年七月二十九日

AT89S52单片机的引脚图及各引脚功能说明之蔡仲

巾千创作

时间:二O二一年七月二十九日

由于本书所有的例程均是基于AT89S52单片机开发的,这里着重

介绍AT89S52各个引脚及功能。这些关系到在后面学习例程时对

原理图的理解,读者要特别重视。而对于存储器、定时器、中断

系统等部分内容,读者可参考介绍MCS-51单片机的相关书籍。

AT89S52是Atmel公司生产的一种低功耗、高性能CMOS8位微控

制器,具有8位在系统可编程Flash存储器。AT89S52使用Atme

公司高密度非易失性存储器技术制造,与工业80C51产品指令

和引脚完全兼容。片上Flash允许程序存储器在系统可编程,也

适于惯例编程器。在单芯片上,拥有灵巧的8位CPU和在系统可

编程Flash,使得AT89S52为众多嵌入式控制应用系统提供高灵

活、超有效的解决方案。

AT89S52具有PDIP、PLCC、TQFP3种封装形式以适用于分歧的使

用场合。各封装引脚定义如图1.2所示。

时间:二O二一年七月二十九日

时间:二O二一年七月二十九日

图1.2AT89S52引脚图

下面简单介绍AT89S52各引脚的功能,更多信息请查阅Atmel公

司的技术文档。

时间:二O二一年七月二十九日

时间:二O二一年七月二十九日

VCC:电源。

GND:地。

P0口:P0口是一个8位漏极开路的双向I/O口。作为输出口,

每位能驱动8个TTL逻辑电平。对P0端口写“1”时,引脚用做

高阻抗输入。当访问外部程序和数据存储器时,P0口也被作为低

8位地址/数据复用。在这种模式下,P0具有内部上拉电阻。在

Flash编程时,P0口也用来接收指令字节;在程序校验时,输出

指令字节。在程序校验时,需要外部上拉电阻。

P1口:P1口是一个具有内部上拉电阻的8位双向I/O口,P1

输出缓冲器能驱动4个TT

逻辑电平。当对P1端口写“1”时,内部上拉电阻把端口拉高,

此时可以作为输入口使用。当作为输入使用时,被外部拉低的引

脚由于内部电阻的原因,将输出电流(IIL)。此外,P1.0和

P1.2分别作为定时器/计数器2的外部计数输入(P1.0/T2)和

定时器/计数器2的触发输入(P1.1/T2EX),具体如表1-1所

示。在Flash编程和校验时,P1口接收低8位地址字节。

P2口:P2口是一个具有内部上拉电阻的8位双向I/O口,P2

输出缓冲器能驱动4个TT

逻辑电平。对P2端口写“1”时,内部上拉电阻把端口拉高,此

时间:二O二一年七月二十九日

时间:二O二一年七月二十九日

时可以作为输入口使用。当作为输入使用时,被外部拉低的引脚

由于内部电阻的原因,将输出电流(IIL)。在访问

表1-1P1口部分管脚的第二功能

外部程序存储器或用16位地址读取外部数据存储器(如执行

MOVX@DPTR)时,P2口送出高8位地址。在这种应用中,P2口

使用很强的内部上拉发送1。在使用8位地址(如MOVX@RI)访

问外部数据存储器时,P2口输出P2锁存器的内容。在

文档评论(0)

***** + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档