加法器设计-数字电子技术基础-实验报告.pdfVIP

加法器设计-数字电子技术基础-实验报告.pdf

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

加法器设计-数字电子技术基础-实验报告--第1页

宁德师范学院计算机系

实验报告

(2013—2014学年第2学期)

课程名称数字电子技术基础

实验名称加法器设计

专业计算机科学与技术

年级2013级

学号B2013102141姓名

指导教师石曼银

实验日期2014.06.09

加法器设计-数字电子技术基础-实验报告--第1页

加法器设计-数字电子技术基础-实验报告--第2页

实验目的与要求:

目的:

掌握门电路IC设计组合电路的方法;熟悉组合电路的功能测试方法

要求:

1、预习课程相关内容,用门电路设计1位全加器电路;

2、用全加器设计4位串行进位加法器;

实验设备(环境):

1.计算机

2.ElectronicWorkbench应用程序

3.虚拟门电路IC、虚拟全加器

实验内容:

全加器是实现两个1位二进制加数A、B和低位进位Ci进行相加运算,产生和数输出S及进位输出

Co的逻辑器件。根据二进制加法运算规则可以列出1位全加器的真值表。

依次将低位全加器的进位输出端接到高位全加器的进位输出端就可以构成一个多位串行进位加法

器。这种加法器结构简单,但运算速度较慢。

加法器设计-数字电子技术基础-实验报告--第2页

加法器设计-数字电子技术基础-实验报告--第3页

实验步骤、实验结果及分析:

1实验步骤:

1、设计用门电路构成的全加器电路(提示:依据全加器的真值表可得S=A⊕B⊕C和Co=AB+Ci(A⊕

B),用与门、或门和异或门来实现),并画出其逻辑电路图

真值表如下:

输入输出

ABCiC0S

00000

00101

01001

01110

10001

10110

11010

11111

逻辑电路图

加法器设计-数字电子技术基础-实验报告--第3页

加法器设计-数字电子技术基础-实验报告--第4页

2、在ElectronicWorkbench中实现全加器实验电路。用开关接输入,用逻辑探针监视输入、输出状

文档评论(0)

343906985 + 关注
实名认证
文档贡献者

一线教师,有丰富的教学经验

1亿VIP精品文档

相关文档