25G高速无源通道的设计挑战.pdfVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

OIFCEI-11GLR和10GBaseKR规范已发布了好几年。随着100Gbps标

准的不断演进,出于互连密度和功耗的考虑,单通道的速率也逐渐从10Gbps

演变为更高的速率。比如OIFCEI-25GLR就试图将单通道的速率从11Gbps提

高到25Gbps,与此同时,将功耗限制在前一版本的1.5倍以内。虽然CEI-25G

LR并未被正式发布,但一些最基本的通道参数却已在草案中被基本确定下来。

在SerDes厂商和无源通道厂商的不懈推动下,10Gbps+的速率被不断地刷新。

一些半导体厂商先后推出了15Gbps、20Gbps的SerDes,Avago公司更是在

今年的DesignCon上展示了符合CEI-25LR草案的背板驱动器和高达30Gbps

的SerDes。

虽然25Gbps背板规范并未被发布,相关的SerDes也还未量产,但光通信

厂商早就开始了40GbpsDQPSK的应用,将PCB上单一通道的速率推进到

20Gbps。背板方面,虽然国内厂商只能拿到15Gbps的SerDes,但毫无疑问,

不用多久,20Gbps以上的SerDes也会被开放。因此,本文将试图对25Gbps

无源通道设计时遇到的挑战(尤其是在信号完整性方面)进行分析和探讨。

一个完整的25Gbps链路的构成通常如图1所示。

图1:25Gbps完整链路示意,TP1~TP4为测试点。

25Gbps链路也是一个典型的点对点拓扑,发射端和接收端均做了信号处理,

即我们通常所说的均衡。一般发射端被称为加重,接收端被称为均衡。其中发射

端的加重又分为预加重和去加重;接收端的均衡又分为模拟均衡和数字均衡,分

别为CTLE和DFE。发射端和接收端的均衡通常被用来补偿数据在有损链路中

传输时的损耗,以便在接收端获得张开的眼图以及符合规范的BER。25G无源

通道主要被用于芯片间(chip-chip),芯片与模块间(chip-module)或者背板的应用

中。在信号完整性方面遇到的挑战主要包括传输损耗、反射和串扰。

对抗传输损耗

无源通道就像一个低通滤波器,总是会降低传输信号的幅度。信号在通过连

接器、PCB走线、过孔、IC引脚和线缆等无源链路中的每一部分时,总会造成

幅度上的损失和抖动的累积。当信号到达接收端时,眼图通常已经闭合(图2、

图3)。作为链路的设计者,通常需要设法降低传输过程中的损耗,这也被称为

插损。以背板为例,25Gbps无源通道的损耗主要由高速连接器、过孔和走线造

成。

OIFCEI-11GLR和10GBaseKR规范已发布了好几年。随着100Gbps标

准的不断演进,出于互连密度和功耗的考虑,单通道的速率也逐渐从10Gbps

演变为更高的速率。比如OIFCEI-25GLR就试图将单通道的速率从11Gbps提

高到25Gbps,与此同时,将功耗限制在前一版本的1.5倍以内。虽然CEI-25G

LR并未被正式发布,但一些最基本的通道参数却已在草案中被基本确定下来。

在SerDes厂商和无源通道厂商的不懈推动下,10Gbps+的速率被不断地刷新。

一些半导体厂商先后推出了15Gbps、20Gbps的SerDes,Avago公司更是在

今年的DesignCon上展示了符合CEI-25LR草案的背板驱动器和高达30Gbps

的SerDes。

虽然25Gbps背板规范并未被发布,相关的SerDes也还未量产,但光通信

厂商早就开始了40GbpsDQPSK的应用,将PCB上单一通道的速率推进到

20Gbps。背板方面,虽然国内厂商只能拿到15Gbps

文档评论(0)

176****8616 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档