Verilog期末复习题分析和总结.docx

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

Verilog复习题

一、填空题

用EDA 技术进行电子系统设计的目标是最终完成ASIC的设计与实现。

可编程器件分为CPLD 和FPGA。

随着EDA 技术的不断完善与成熟,自顶向下的设计方法更多的被应用于VerilogHDL设计当中。

目前国际上较大的PLD器件制造公司有ALtera和Xilinx公司。

完整的条件语句将产生组合电路,不完整的条件语句将产生时序电路。

6.阻塞性赋值符号为 = ,非阻塞性赋值符号为 = 。7.有限状态机分为Moore和Mealy两种类型。

8、EDA 缩写的含义为电子设计自动化(ElectronicDesignAutomation)

状态机常用状态编码有二进制、格雷码和独热码。

VerilogHDL中任务可以调用其他任务和函数。11.系统函数和任务函数的首字符标志为 $ ,预编译指令首字符标志为 # 。12.可编程逻辑器件的优化过程主要是对速度和资源的处理过程。

13、大型数字逻辑电路设计采用的IP核有软IP、固IP和硬IP。

二、选择题

1、已知“a=1b’1;b=3b001”;那么{a,b}=(C )

(A)4b0011 (B)3b001 (C)4b1001 (D)3b101

2、在verilog中,下列语句哪个不是分支语句?(D )

(A)if-else(B)case (C)casez (D)repeat

3、VerilogHDL语言进行电路设计方法有哪几种(8分)

①自上而下的设计方法(Top-Down)

②自下而上的设计方法(Bottom-Up)

③综合设计的方法

4、在verilog语言中,a=4b1011,那么 a=(D )(A)4b1011 (B)4b1111 (C)1b1 (D)1b0

5、在verilog语言中整型数据与(C)位寄存器数据在实际意义上是相同的。(A)8 (B)16 (C)32 (D)64

6、大规模可编程器件主要有FPGA、CPLD 两类,下列对FPGA 结构与工作原理的描述中,正确的是 C 。

A.FPGA 全称为复杂可编程逻辑器件;

B.FPGA 是基于乘积项结构的可编程逻辑器件;

C.基于SRAM 的FPGA 器件,在每次上电后必须进行一次配置;D.在Altera公司生产的器件中,MAX7000 系列属FPGA 结构。

子系统设计优化,主要考虑提高资源利用率减少功耗(即面积优化),以及提高运行速度

(即速度优化);指出下列哪些方法是面积优化 B_ 。

①流水线设计

②资源共享

③逻辑优化

④串行化

⑤寄存器配平

⑥关键路径法A.①③⑤B.②③④

.C②⑤⑥ D.①④⑥

8、下列标识符中, A_ 是不合法的标识符。

A.9moon

State0

Not_Ack_0

signall

9、下列语句中,不属于并行语句的是: D

A.过程语句 .Bassign语句 C.元件例化语句 D.case语句

10、P,Q,R都是4bit的输入矢量,下面哪一种表达形式是正确的 5)

inputP[3:0],Q,R;

inputP,Q,R[3:0];

3)inputP[3:0],Q[3:0],R[3:0];

4)input[3:0]P,[3:0]Q,[0:3]R;

5)input[3:0]P,Q,R;

11、请根据以下两条语句的执行,最后变量A中的值是 ① 。reg[7:0]A;

A=2hFF;

①8b0000_0011 ②8h03 ③8b1111_1111 ④812.基于EDA 软件的FPGA/CPLD设计流程为:原理图/HDL文本输入→综合

- → →适配→编程下载→硬件测试。正确的是B 。

①功能仿真②时序仿真③逻辑综合④配置⑤分配管脚A.③① B.①⑤ C.④⑤ D.④②

三、EDA 名词解释(10分)

ASIC 专用集成电路 RTL 寄存器传输级FPGA 现场可编程门阵列 SOPC 可编程片上系统

CPLD复杂可编程逻辑器件LPM参数可定制宏模块库EDA电子设计自动化IEEE电子电气工程师协会IP知识产权核 ISP在线系统可编程

三、简答题

1、简要说明仿真时阻塞赋值与非阻塞赋值的区别非阻塞(non-blocking)赋值方式(b=a):

b的值被赋成新值a的操作,并不是立刻完成的,而是在块结束时才完成;块内的多条赋值

语句在块结束时同时赋值;硬件有对应的电路。阻塞(blocking)赋值方式(b=a):b

文档评论(0)

hao187 + 关注
官方认证
内容提供者

该用户很懒,什么也没介绍

认证主体武汉豪锦宏商务信息咨询服务有限公司
IP属地上海
统一社会信用代码/组织机构代码
91420100MA4F3KHG8Q

1亿VIP精品文档

相关文档