- 1、本文档共11页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
在实际应用中,与非门的输入端有时需要经外接电阻R接地。如图所示。
I
因此有电流i流过R,并产生电压降v。
III
V
CC
R
1
3kΩ
b
1
c
1
T
2
vIT1
R
I
R
3
(a)测试图
当输入端所接电阻R=0时,即输入端接地时,输出为高电平;
I
而R=∞时,与输入端加高电平等效,此时输出为低电平。
I
VV
CCCC
R1R1
3kΩ3kΩ
b1c1b1c1
vIT1T2vIT1T2
RIRI
R3R3
(a)测试图(a)测试图
R比较小时,与非门截止,输出高电平;
I
R较大时,与非门饱和,输出为低电平;
I
R不大不小时,与非门工作在线性区或转折区。
I
TTL门输入端所接电阻的大小会影响输出状态。
v和R之间的关系曲线叫做输入端负载特性,如图所示。
II
v(V)
I
1.4
0
您可能关注的文档
- 1.13 本章典型例题(美化完).pdf
- 逻辑门电路概述.pdf
- 2.1 基本逻辑门电路.pdf
- 2.2 TTL与非门的工作原理.pdf
- 2.3 电压传输特性.pdf
- 2.4 TTL与非门的输入特性.pdf
- 2.6 TTL与非门的输出特性.pdf
- 2.7 带负载能力-教学课件.pdf
- 2.9 三态输出门(TSL门)-教学课件.pdf
- CMOS反相器结构和工作原理.pdf
- 2024年中国钽材市场调查研究报告.docx
- 2024年中国不锈钢清洗车市场调查研究报告.docx
- 2024年中国分类垃圾箱市场调查研究报告.docx
- 2024年中国水气电磁阀市场调查研究报告.docx
- 2024年中国绿藻片市场调查研究报告.docx
- 2010-2023历年初中毕业升学考试(青海西宁卷)数学(带解析).docx
- 2010-2023历年福建厦门高一下学期质量检测地理卷.docx
- 2010-2023历年初中数学单元提优测试卷公式法(带解析).docx
- 2010-2023历年初中毕业升学考试(山东德州卷)化学(带解析).docx
- 2010-2023历年初中毕业升学考试(四川省泸州卷)化学(带解析).docx
文档评论(0)