- 1、本文档共15页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
PCB优化设计(二)
星期日,0/03/6:36—技术编辑
目前SMT技术已经非常成熟,并在电子产品上广泛应用,因此,电子产品设计师有必要了解SMT技术的
常识和可制造性设计(DFM)的要求。采用SMT工艺的产品,在设计之初就应综合考虑生产工艺流程、原材
料的选择、设备的要求、器件的布局、测试条件等要素,尽量缩短设计时间,保证设计到制造的一次性成
功。
3.5元器件布局设计
元器件的布局是按照原理图的要求和元器件的封装,将元器件整齐、美观的排列在PCB上,满足工艺性、
检测、维修等方面的要求,并符合电路功能和性能要求。进行元器件布局设计时要做到工艺流程最少,工
艺性最正确。元器件布局设计的基本原则如下:
()元器件的排布均匀,尽可能做到同类元器件按相同的方向排列,相同功能的模块集中在一起布置;相同
结构电路局部应尽可能采取对称布局。
(2)元器件布局遵照先难后易“,先大后小”的布置原则,即重要的单元电路、核心元器件应当优先布局,其
他元器件围绕它来进行布局。
(3)有相互连线的元器件应靠近排列,以保证走线距离最短,有利于提高布线密度。
(4)缩短高频元器件之间的连线,减少它们的分布参数和相互间的电磁干扰。易受干扰的元器件应隔离或
屏蔽。
(5)对于热敏感元器件(除温度检测元件),布线时应远离发热量大的元器件。发热元件一般应均匀分布,排
布在通风、散热良好的位置,以利于单板和整机的散热。
(6)强信号和弱信号、高电压信号和弱电压信号要完全分开;模拟信号和数字信号分开;高频信号与低频
信号分开;高频元器件的间隔要充分。
(7)热容量大的元器件排布不宜过于集中,以免局部温度低造成焊接不良。
(8)对于电位器、可调电感等可调元器件的布局应考虑整机的结构要求。假设在机内调节,应放在PCB上
方便于调节的地方;假设在机外调节,其位置要与调节旋钮在机箱面板上的位置相适应。
(9)元器件的排列要便于调试和维修,QFP、BGA、PLCC等器件周围要留有一定的维修空间。
(0)高大、贵重元器件不要放在PCB边缘或靠近插件、贴装孔、槽、VCUT等高应力集中区,减少开裂或
裂纹。
()要考虑插座、接头等元器件之间是否干预,与结构设计是否矛盾。
(2)同类型的插装元器件在X或Y方向上应朝一个方向放置。同类型的有极性插装元器件尽量在X或Y方
向上保持一致,便于生产和检验,同一块板最多允许2个方向。
(3)焊接面的贴装元件采用波峰焊接生产工艺时,阻、容器件的长轴方向要与波峰焊传输方向垂直,阻排
及SOP(脚间距≥.27mm)元器件长轴方向与波峰焊传输方向平行,间距.27mm的SOP、PLCC、QFP等
元器件防止用波峰焊焊接,BGA、CSP、QFN等元器件严禁采用波峰焊接。如下页图3.4a所示。
QFP器件应按照45度方向排布,并增加盗锡焊盘。SOP等器件也应该增加脱锡焊盘。如下页图3.4b示。
较小元器件不应排在大元件后,以免较大元器件遮挡锡流与较小元器件焊盘接触,造成漏焊。
(4)回流焊接和波峰焊接工艺对元器件布局限制。不同的SMT组装工艺,对元器件布局有不同的要求,例
如0402封装的元器件可以回流焊接但不适合波峰焊接。具体请参考下表35。
3.6PCB布线设计
布线是按照原理图和导线表布设PCB导线,布线的一般原则如下:
()布线优先次序
密度优先原则:从PCB上连接关系最复杂的器件着手布线,从PCB上连线最密集的区域开始布线。
核心优先原则:例如DDR、RAM等核心局部应优先布线,类似信号传输线应提供专层、电源、地回路。
其他次要信号要顾全整体,不可以和关键信号想抵触。
关键信号线优先原则:电源、模拟小信号、高速信号、时钟信号和同步信号等关键信号优先布线。
布线层数选择原则:在满足使用要求的前提下,选择布线的顺序优先为单层布线,其次为双层布线,最后
是多层布线。
(2)尽量为时钟信号、高频信号、敏感信号等关键信号提供专门的布线层,并保证其最小的回路面积。应
采取手工优先布线、屏蔽和加大平安间距等方法,保证信号质量。
(3)电源层和地层之间的EMC环境较差,应防止布置对干扰敏感的信号。
(4)有阻抗控制要求的网络应布置在阻抗控制层上,相同阻抗的差分网络应采用相同的线宽和线间距。对
于时钟线和高频信号线要根据其特性阻抗要求考虑线宽,做到阻抗匹配。
(5)输入输出端用的导线应尽量防止相邻
您可能关注的文档
最近下载
- 《大学生职业生涯规划》教案 第13课 应征入伍与自主创业政策.doc
- 2.关于干部人事档案审核工作的问答(组工通讯〔总2764号〕).docx
- 《大学生职业生涯规划》教案 第12课 基层就业政策.doc
- 中频炉熔炼操作技术标准.doc VIP
- 2023湖南长沙麓山投资控股集团有限公司招聘46人笔试备考试题及答案解析.docx
- 【广东卷】广东省(江西)上进教育稳派联考2025届高三上学期10月阶段检测联考(10.6-10.8)英语试卷答案.docx
- 认识声现象-说课稿-教科版.ppt
- 《培养自尊自信的》课件.pptx VIP
- 学堂在线《学术英语读写与交流》作业单元考核答案.docx
- 比较级最高级语法课(西游记主题)课件-人教版英语八年级上册.pptx VIP
文档评论(0)