(完整word版)数字电子技术基础期末考试试卷及答案 .pdf

(完整word版)数字电子技术基础期末考试试卷及答案 .pdf

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

(完整word版)数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一)

一、填空题:(每空1分,共10分)

1.(30.25)10=(11110.01)2=(1E.4)16.

2。逻辑函数L=+A+B+C+D=1。

3.三态门输出的三种状态分别为:、和。

4。主从型JK触发器的特性方程=。

5.用4个触发器可以存储位二进制数。

6。存储容量为4K×8位的RAM存储器,其地址线为12条、数据线为8条。

1.(30。25)10=(11110.01)2=(1E。4)16.

2.1.

3。高电平、低电平和高阻态。

4..

5.四。

6。12、8

二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)

(完整word版)数字电子技术基础期末考试试卷及答案

1。设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形

恒为0的是:(C)图。

2。下列几种TTL电路中,输出端可实现线与功能的电路是(D)。

A、或非门B、与非门C、异或门D、OC门

3。对CMOS与非门电路,其多余输入端正确的处理方法是(D).

A、通过大电阻接地(〉1.5KΩ)B、悬空C、通过小电阻接地(1KΩ)

B、D、通过电阻接VCC

4。图2所示电路为由555定时器构成的(A).

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器

5。请判断以下哪个电路不是时序逻辑电路(C)。

A、计数器B、寄存器C、译码器D、触发器

6.下列几种A/D转换器中,转换速度最快的是(A).

(完整word版)数字电子技术基础期末考试试卷及答案

A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器

B、D、双积分A/D转换器

7.某电路的输入波形uI和输出波形uO如下图所示,则该电路为(C).

A、施密特触发器B、反相器C、单稳态触发器D、JK触发器

8.要将方波脉冲的周期扩展10倍,可采用(C)。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器

B、D、10位D/A转换器

9、已知逻辑函数与其相等的函数为(D).

A、B、C、D、

10、一个数据选择器的地址输入端有3个时,最多可以有(C)个数据信号输出.

A、4B、6C、8D、16

三、逻辑函数化简(每题5分,共10分)

1、用代数法化简为最简与或式

Y=A+

2、用卡诺图法化简为最简或与式

(完整word版)数字电子技术基础期末考试试卷及答案

Y=+C+AD,约束条件:AC+ACD+AB=0

四、分析下列电路。(每题6分,共12分)

1、写出如图1所示电路的真值表及最简逻辑表达式。

图1

2、写出如图2所示电路的最简逻辑表达式。

图2

(完

文档评论(0)

. + 关注
官方认证
内容提供者

专注于职业教育考试,学历提升。

版权声明书
用户编号:8032132030000054
认证主体社旗县清显文具店
IP属地河南
统一社会信用代码/组织机构代码
92411327MA45REK87Q

1亿VIP精品文档

相关文档