基于DSP的数字钟设计1 - 毕业文章.docxVIP

基于DSP的数字钟设计1 - 毕业文章.docx

  1. 1、本文档共15页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

脚,此时,XTAL2脚悬空。这种方法称为晶振方式。但着一方式仍是用片内的PLL倍频电路来对这一来自片部振荡电路,在DSP

脚,此时,XTAL2脚悬空。这种方法称为晶振方式。但着一方式仍是用片内的PLL倍频电路来对这一来自片

部振荡电路,在DSP芯片的引脚XTAL1/CLKIN与XTAL2之间连接一晶振,启动内部振荡器。另一

来说都是相同的,如下图2.4所示:LED数码管控制部分TMS320LF2407A是TI公司推出的一款

位//选通74HC273//秒个位显示//关断74HC273//选通秒的十位//选通74HC273/

编号(学号):

基于DSP的数字钟设计

题目:基于DSP的数字钟设计

学院:信息与电气工程学院

专业:电子信息工程

姓名:

指导教师:

成绩:

完成日期:年月日

I

(Phase-Lockloops),它是被作为一个片内未设看待的,接在片内外设总线上,为DSP提供所

(Phase-Lockloops),它是被作为一个片内未设看待的,接在片内外设总线上,为DSP提供所

外的时钟进行倍频,以产生所需的时钟。锁相环电路PLL片外滤波电路JTAG标准接口。JTAG(Join

7所示。DSP2407A最小系统时钟硬件设计有两种工作方法。一种是利用锁相环时钟模块PLL中提供的内

G仿真信号系统总原理图7图2.9总体硬件电路图8软件设计程序流程图图3.1电子时钟程序流程图程序清单

基于DSP的数字钟设计

DSP芯片既具有高速数字信号处理功能,又具有实时性强、功耗低、集成度高等嵌入式微计算机的特点,所以随着科技的发展,DSP技术在机电控制领域的应用愈加广泛。LED可显示字符,且显示清晰美观、功耗低,在电子产品中也广泛应用。

现今,高精度的计时工具大多数都使用了石英晶体振荡器,由于电子钟,石英表,石英钟都采用了石英技术,因此走时精度高,稳定性好,使用方便,不需要经常调校,数字式电子钟用集成电路计时时,译码代替机械式传动,用LED显示器代替显示器代替指针显示进而显示时间,减小了计时误差,这种表具有时,分,秒显示时间的功能,还可以进行时和分的校对,片选的灵活性好。

时钟电路在计算机系统中起着非常重要的作用,是保证系统正常工作的基础。在一个DSP应用系统中,时钟有两方面的含义:一是指为保障系统正常工作的基准振荡定时信号,主要由晶振和外围电路组成,晶振频率的大小决定了DSP芯片系统工作的快慢;二是指系统的标准定时时钟,即定时时间,它通常有两种实现方法:一是用软件实现,即用DSP芯片内部的可编程定时/计数器来实现,但误差很大,主要用在对时间精度要求不高的场合;二是用专门的时钟芯片实现,在对时间精度要求很高的情况下,通常采用这种方法,典型的时钟芯片有:DS1302,DS12887,X1203等都可以满足高精度的要求。

本文主要介绍用DSP芯片内部的定时/计数器来实现电子时钟的方法,本设计由TMS320LF2407芯片和LED数码管为核心,辅以必要的电路,构成了一个DSP电子时钟。

数字时钟方案

数字时钟是本设计的最主要的部分。本方案完全用软件实现数字时钟。原理为:在单片机内部存储器设三个字节分别存放时钟的时、分、秒信息。利用定时器与软件结合实现1秒定时中断,每产生一次中断,存储器内相应的秒值加1;若秒值达到60,则将其清零,并将相应的分字节值加1;若分值达到60,则清零分字节,并将时字节值加1;若时值达到24,则将十字节清零。该方案具有硬件电路简单的特点。而且,

1

片即可轻松实现6个数码管的选择导通。如图2.2

片即可轻松实现6个数码管的选择导通。如图2.2所示:图74HC138译码器驱动芯片74HC27374

2K45DSP2407最小系统电源电路原理图PLL滤波电路。在DSP内部,有一个锁相环时钟模块PLL

N=0x170C;T1PER=0xF424;T1CNT=0x00;//timer1为连续增计数模式,

序PCDATDIR=0x00FE;min=0;sec=0;hour=0;}if(PCDATDIR=0

由于是软件实现,当DSP芯片不上电,程序不执行时,时钟将不工作。数码管显示方案

初步计划采用动态显示。所谓动态显示就是一位一位的轮流点亮各个位,对于显示器的每一位来说,每隔一段时间点亮一次。利用人的视觉暂留功能可以看到整个显示,但必须保证扫描速度足够快,字符才不闪烁。显示器的亮度既与导通电流有关,也于点亮时间与间隔时间的比例有关。调整参数可以实现较

文档评论(0)

小橙学习资料 + 关注
实名认证
文档贡献者

学习资料 欢迎下载

1亿VIP精品文档

相关文档