北理工-计算机组成原理-总复习-PPT.ppt

北理工-计算机组成原理-总复习-PPT.ppt

  1. 1、本文档共67页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

北京理工大学计算机学院总复习假设主存容量为32MB,机器字长64位。若最小寻址单位为字节(按字节编址),其地址码应为25位;若最小寻址单位为字(按字编址),其地址码只需22位。北京理工大学计算机学院总复习数据寻址和指令寻址的区别。 数据寻址,指的是寻找操作数的地址,其最终目的是寻找所需要的操作数。寻址方式是根据指令中给出的地址码字段寻找真实操作数地址的方式。指令中的形式地址A───→有效地址EA寻址方式北京理工大学计算机学院总复习常见的数据寻址方式立即寻址寄存器寻址直接寻址寄存器间接寻址间接寻址变址寻址相对寻址页面寻址北京理工大学计算机学院总复习自底向上生成的存储器堆栈的堆栈操作。进栈时,SP的内容需要先自动减1,然后再将数据压入堆栈。出栈时,需要先将堆栈中的数据弹出,然后SP的内容再自动加1。北京理工大学计算机学院总复习第4章补码加/减法运算溢出检测方法一位符号位,进位位,双符号位补码补码的移位运算北京理工大学计算机学院总复习加法器串行加法器与并行加法器进位的产生和传递并行加法器快速进位补码一位乘法补码加减交替除法浮点加减乘除算法逻辑运算北京理工大学计算机学院总复习进位的产生和传递影响并行加法器速度的关键因素是进位信号产生和传递的时间。进位产生函数和进位传递函数进位的传递方式有:串行进位方式并行进位方式分组并行进位方式(单级先行进位方式和多级先行进位方式)北京理工大学计算机学院总复习乘除法运算需要的3个寄存器,各寄存器的作用(初始内容和最终结果)。定点补码一位乘法(Booth乘法)和定点补码不恢复余数除法的运算过程。浮点加、减、乘、除算法。逻辑运算是按位进行的,位与位之间没有进位/借位的关系。北京理工大学计算机学院总复习第5章主存储器的基本结构主存储器的存储单元位,存储字,存储单元,存储体主存储器的主要技术指标存取时间Ta,存取周期Tm数据在主存中的存放 边界对齐存放北京理工大学计算机学院总复习RAM记忆单元电路动态RAM的刷新集中、分散、异步刷新方式的区别半导体只读存储器ROM的类型北京理工大学计算机学院总复习主存容量的扩展字扩展,位扩展,同时扩展存储芯片的地址分配和片选主存储器和CPU的连接硬连接,软连接北京理工大学计算机学院总复习边界对齐的数据存放方法双字地址的最末三个二进制位必须为000,单字地址的最末两位必须为00,半字地址的最末一位必须为0。它能够保证无论访问双字、单字、半字或字节,都在一个存取周期内完成,尽管存储器资源仍然有浪费,但是浪费比从存储字开始存放方法要少得多。北京理工大学计算机学院存储字64位(8个字节)0181624329172533210183111941220513216142271523263427283635293730313938总复习北京理工大学计算机学院总复习半导体随机存储器(RAM)静态RAM(SRAM),其存储电路以双稳态触发器为基础。动态RAM(DRAM),其存储电路以栅极电容为基础。北京理工大学计算机学院总复习主存储器是整个存储系统的核心,通常分为RAM和ROM两大部分。主存储器容量的扩展位扩展指只在位数方向扩展(加大字长),而芯片的字数和存储器的字数是一致的。字扩展是指仅在字数方向扩展,而位数不变。北京理工大学计算机学院总复习字和位同时扩展当构成一个容量较大的存储器时,往往需要在字数方向和位数方向上同时扩展。如用16K×4的SRAM组成64K×8的存储器,需要8个芯片。容量地址数据存储器64K×8168存储芯片

文档评论(0)

132****3356 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档