数电知识点整理.docxVIP

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

数电知识点整理

卡诺图化简(如果要求最大项,最大项与最小项是一一互相取反的)

TTL门电路三态门电路

传输延迟:是信号变化时从输入传输到输出所需要的时间

最大和最小值的中间50%点作为时间参考点.

负载能力(这个感觉有点回到电子学基础了)

普通与非门不能直接线与(拿线把输出放一起),需要OC门电路或者三态门电路控制

译码器

2-4译码器(4位输出对应输入的那一位为0,其他为1)

画逻辑图要求:

逻辑图要美观,可读性要好

具体注意几个问题:

逻辑图中逻辑门(或逻辑器件)布局要合理,逻辑性强

逻辑图中的连线布局合理,无连接交叉点要少

相接连线的交叉点要画上连接符

有使能端的2-4译码器

使能的特点

灵活:用于扩展

可靠:用于选通

例:用两片2-4译码器组成3-8译码器

针对门电路的传输延迟造成的竞争、冒险问题提出的。

有多个使能端的译码器件

译码器的功能分类:

变量译码器

码制译码器:如8421码变换为循环码等

显示译码器:控制数码管显示

(这些都可以直接通过构造表达式来画图)

数据选择器:

注:其实数据选择器就是把数据和选择控制端与起来,所有结果取或。

使能端的增加(加在与门上,不画了)。

前两位满足的会有4个,4个拿到第二段参选。

作用:总线发送控制

译码器与数据选择器组合逻辑电路

译码器将N输入变成2^N个最小项(不明白译码器做了什么,感觉ppt上就完全没它的事)

数据选择器把对的最小项接输入1,错的最小项接输入0

编码器:就是译码器取反(输入变输出,输出变输入)

(直观理解:A0为0的输入是0和2,A1为0的输入是0和1)

到这一段的时候输入变成了:只有第i位为1,其他位为0,跟译码器那段取了个反

如何理解:经过第一层的或非门之后输入为1的地方会输出0,影响到第二层的与非门就会输出1

优先编码器:

上面两个编码器不安全,必须严格按照给定的输入才会正常输出,为了改进,提出优先编码器

当两条或两条以上线为“0”时,优先按输入编号大的编码,称优先编码器(PriorityEncoder)。

优先编码器在计算机中的应用:

设备按照优先等级编码,用于中断响应

键盘输入的读取

数据比较器:

其实分片比较就是高位如果已经比出来了后面就不用再比了

奇偶校验器

其实就是每个都异或了起来,看最后的1奇偶个数

组合逻辑电路的竞争与冒险(现在看他讲的顺序真奇怪,ALU这里被跳过了)

由于信号经过任何逻辑门和导线都会产生时间延迟,所以电路所有输入达到稳定状态时,输出并不是立即达到稳定状态。

逻辑电路中各路径上延迟时间的长短与信号经过的门的级数有关,与具体逻辑门的时延大小有关,还与导线的长短有关,因此,输入信号经过不同路径到达输出端的时间有先有后,这种现象称为竞争现象。

竞争:由于延迟时间的影响,使得输入信号经过不同路径到达输出端的时间有先有后,这一现象称为竞争。

竟争的类型:

非临界竞争-------不产生错误输出的竞争称为非临界竞争。

临界竞争---------导致错误输出的竞争称为临界竞争。

险象:由竞争导至的错误输出信号。

注意!组合电路中的险象是一种瞬态现象,它表现为在输出端产生不应有的尖脉冲,暂时地破坏正常逻辑关系。一旦瞬态过程结束,即可恢复正常逻辑关系。.

组合电路中的险象可分为静态险象和动态险象。

静态险象:如果在输入变化而输出不应发生变化的情况下,输出端产生了短暂的错误输出,则称为静态险象。

动态险象:如果在输入变化而输出应该发生变化的情况下,输出在变化过程中产生了短暂的错误输出,则称为动态险象。

按错误输出脉冲信号的极性可分为“0”型险象与“1”型险象。

“0”型险象:错误输出信号为负脉冲。

“1”型险象:错误输出信号为正脉冲。

判断险象的方法:看ppt

(我也不知道他说的什么,明天再看,全在第六节课)

可编程逻辑电路PLD

ROM:只读存储器

(上面相当于选择线路,下面相当于每个线路给出结果)

应用:码制变换

8421à典型的GrayCode

可编程逻辑阵列(PLA)

就是可以少几个输入变量

怎么变少?化简逻辑,找出所有不同的乘积项,每个给一条线。

运算器(到第七节课才讲)

加法器:

半加器和全加器:

一位全加器:好几个表示方法

四位串行加法器:

快速加法器(并行加法器):

这一段建议看实验自己写的那代码和画的图。

十六位加法器:其实这里就是看看它的四位加法器怎么表示的。

算术运算逻辑单元(ALU)(咱下学期造计算机要造这个?)

这个看看就好……感觉考的话有点压力,我明天尝试去答疑问问?

加法运算器这段感觉延迟的计算可能会考,建议看一下第七讲

然后第八次课课件没有,是放假还是讲作业了?

然后就开始时序逻辑电路了。

给组合逻辑电路增加记忆功能的方法:反馈

最简单的触发

文档评论(0)

kant_z + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档