数字电子技术测试十四.docx

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

重庆三峡学院数字电子技术综合试题十四

重庆三峡学院数字电子技术综合试题十四

PAGE

PAGE1

数字电子技术试题

1.函数的反函数

1.函数

的反函数

=

3.优先编码器74LS148输入为—,输出为、、。当使能输入,,时,输出应为 。2.有两个TTL与非门,测得它们的关门电平分别为VOFFA=

3.优先编码器74LS148输入为

,输出为

。当使能输入

,时,输出

应为 。

4.将D触发器的D端连在

4.将D触发器的D端连在

端上,假设Q(t)=0,则经过100个脉冲作用后,它的

已知一个最长线性序列码发生器的反馈函数是F(Q)=Q5Q6,试求:序列码的长度S= ;需用触发器的个数N= 。

RAM的优点是 , ;缺点是 ,它是 存储器。

简述EPROM实现不同规模逻辑函数的特点。

二、用卡诺图化简逻辑函数,并化简成最简的与非-与非式。(5分)

三、判断图示电路能否按各图所要求的逻辑关系正常工作?若不能,说明理由,并指出如何修改,才能实现电路要求的功能。(10分)

TTL或CMOS门 TTLOC门

TTL或CMOS门 TTL三态门

重庆三峡学院数字电子技术综合试题十四

重庆三峡学院数字电子技术综合试题十四

PAGE

PAGE3

四、由主从J-K触发器组成的电路如图所示,设其初态为0。试画出电路在CP脉冲作用下,Q及Y端的波形。(15分)

五、用四选一数据选择器及门电路实现一位二进制全减运算。(15分)

CT74161功能表六、已知四位二进制同步计数器CT74161和CT74163的功能表如下:(QD为最高位,QA为最低位,QCC=TQDQCQBQA)(15分

CT74161功能表

CP

R

LD

P(S1)T(S2)A

B

C D

QAQD

QB

QC

Ф

0

Ф

Ф Ф Ф

Ф

Ф Ф

0

0

0

0

1

0

Ф

Ф

A

B

C

D

A

B

C

D

Ф

1

1

0

Ф

Ф

Ф

Ф

Ф

Ф

1

1

Ф

0

Ф

Ф

Ф

Ф

1

1

1

1

Ф

Ф

Ф

Ф

CP

R

LD

P(S1)T(S2)

A B

C

D QA

QD

QB

QC

0

Ф

Ф Ф

Ф Ф

Ф

Ф 0

0

0

0

1

0

Ф Ф

A B

C

D A

B

C

D

Ф

1

1

0 Ф

Ф Ф

Ф

Ф 保

Ф

1

1

Ф 0

Ф Ф

Ф

Ф 保

1

1

1 1

Ф Ф

Ф

Ф 计

CT74163功能表

CT74163功能表

2、采用CT74163,按余3BCD码构成M=7的计数器,写出态序表,画出逻辑电路图。

七、芯片CT4161功能和PROM组成下图所示电路,CT4161是同步16进制计数器,QD、QC、QB、QA状态由0000,0001到1111,再重复。要求:

分析W、X、Y、Z的函数表达式。

在CP作用下,分析W、X、Y、Z端顺序输出的8421BCD码的状态,并说明电路的功能。(20分)

数字电子技术试题十四答案

1.一、填空题(20分)

1.

2.A门3.0014.05.63,6

读写方便,使用灵活,断电后原存于RAM的信息丢失,易失性

EPROM是与阵列固定,输入信号的每个组合都固定连接(不管这个组合是否会被使用),所以与门阵列为全译码阵列,它经常被用来作为数据存储器。还可方便地用EPROM来实现简单的逻辑函数,若实现复杂的逻辑函数,则会随着输入信号的增加,使得芯片面积增大,利用率和工作速度降低等情况发生,例如,输入信号有10个,所需要

的函数乘积项仅有40个的时候,由于固定的与阵列所产生的10个信号的乘积项有210=1024个,所以将所有的乘积项(1024)减去所需的乘积项(40)就有984个乘积项被空闲。实际上,大多数组合逻辑函数的最小项不超过40个,则使得PROM芯片的面积利用率不高,功耗增加。

F二、用卡诺图化简逻辑函数,并化简成最简的与非-与非式。(5分)

F

三、判断图示电路能否按各图所要求的逻辑关系正常工作?若不能,说明理由,并指出如何修改,才能实现电路要求的功能。(10分)

解:对Y1,相当于两个门并联为一个门使用,由于两个门的输出状态总是相同的。这里采用两个或非门并联目的是提高Y1的驱动能力,其能力比单个门工作提高了一倍。

对Y2,用OC门实现线与是可以的,但使用OC门时必须外接电阻和电源,才能满足式中所示的逻辑关系。

对Y3,不允许电路采用这种连接

文档评论(0)

hao187 + 关注
官方认证
内容提供者

该用户很懒,什么也没介绍

认证主体武汉豪锦宏商务信息咨询服务有限公司
IP属地上海
统一社会信用代码/组织机构代码
91420100MA4F3KHG8Q

1亿VIP精品文档

相关文档