- 1、本文档共33页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
一、填空题:
1.在计算机内部, 只处理二进制数;二制数的数码为 1 、 0 两个;写出从(000)
2 依次加 1 的所有 3 位二进制数: 000、001、010、011、100、101、110、111 。
2.13=( 1101) 2;(5A )16=( 1011010) 2; 2=(8C)16。
完成二进制加法( 1011) 2+1=(1100)2
写出下列公式:
= A B 。
= 1 ; = B ; = A+B ;
含用触发器的数字电路属于
时序逻辑电路 (组合逻辑电路、时序逻辑电路)。
TTL 、CMOS 电路中,工作电压为
CMOS 。
5V 的是 TTL ;要特别注意防静电的是
要对 256 个存贮单元进行编址,则所需的地址线是 8 条。
输出端一定连接上拉电阻的是阻态三种状态。
OC 门;三态门的输出状态有 1 、0 、高
施密特触发器有 2 个稳定状态 .,多谐振荡器有 0 个稳定状态。
下图是由触发器构成的时序逻辑电路。试问此电路的功能是
移位寄存
器
,
是
同步 时序电路(填同步还是异步) ,当 RD 时,
=1
0 1 2
Q Q Q
3
Q =
0000
,当 RD=0, DI=1,当第二个 CP 脉冲到来后, Q0Q1Q2Q3=
0100
。
Q0
Q1
Q2
Q3
D I 1D
1D
1D
1D
C1
C1
C1
C1
RD
RD
RD
RD
RD
FF0
FF0
FF0
FF0
CP
(图一 )
1.和二进制数 (111100111.001) 等值的十六进制数是 ( B )
A. (747.2) B.(1E7.2) C.(3D7.1)
16 16 16
D.(F31.2)
16
和逻辑式 AC BC AB 相等的式子是 ( A )
A. AC+B B. BC C.B D. A BC
3.32 位输入的二进制编码器,其输出端有 ( D ) 位。
A. 256 B. 128 C. 4 D. 5
4.n 位触发器构成的扭环形计数器 , 其无关状态数为个 ( B )
A. 2 -n B. 2 -2n C.2 D.2 -1
n n n n
5.4 个边沿 JK 触发器 , 可以存储 ( A ) 位二进制数
A. 4 B.8 C.16
三极管作为开关时工作区域是 ( D )
A.饱和区 +放大区
C.放大区 +击穿区
B.击穿区 +截止区D.饱和区 +截止区
下列各种电路结构的触发器中哪种能构成移位寄存器( C )
基本 RS 触发器 B.同步 RS 触发器 C.主从结构触发器
施密特触发器常用于对脉冲波形的( C )
定时 B.计数
C.整形
1.八进制数 (34.2 )
8
8421BCD 码为的等值二进制数为
。
11100.01 ;十进制数 98 的
2.试写出下列图中各门电路的输出分别是什么状态(高电平、低电平)?(其中( A)( B)为 TTL 门电路,而( C)为 CMOS 门电路)
(A)
(B)
( C)
Y= 02
Y
= 1
Y
= 1
1
3.一个 JK
触发器有
2
2
个稳态,它可存储
1
3
位二进制数。
单稳态触发器
有一个稳定状态和一个暂稳状态。
施密特触发器 有
两个稳定状态、 有两个不同的触发电平, 具有回差特性。 多谐振荡器 没有
稳定状态,只有两个暂稳态。以上三种电路均可由 555
定时器
外接少量
阻容元件构成。
常用逻辑门电路的真值表如右图所示,则 F 、
1 A
B F F F
F 、F
2 3
分别属于何种常用逻辑门。 F 同或 ,
1
1 2 3
F 与非门 ,F
或非。
0 0 1 1 0
2 3 0 1 0 1 1
OC 门的输出端可并联使用, 实现 线与 功能;
1 0 0 1 1
三 态 门 的 输 出 状 态 有 0 、
1 、
高阻 三种状态。
1 1 1 0 1
时序逻辑电路的输出不仅和 输入 有关,而且还与 电路原来状态
有关。
1.(11001101011.101)2= 1647.625 10= 1011001000111.011000100101 8421BCD
2.已知 N 的补码是 1则 N 的原码是 1,反码是
1。
3.假设 Zi 为电路的输出, xi 为电路的输入, yi 为电路的状态, Zi =fi(x1,
yn),
xn,y1,
i=1,2, r , Z
i 描述的是 组合逻辑
电路; Zi=fi(x 1, xn , , i 描述的
) i=1,2, r Z
是 时序逻辑 电路。
4.5 位扭环形计数器的无效状态为 22 。
如用 0V
文档评论(0)