基于VHDL的CRC编解码设计.pdfVIP

  1. 1、本文档共37页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
学 海 无 涯 摘 要 循环冗余校验码是一种广泛应用检错编码,本设计以 ax Plus II 为开发平 台利用 VHDL 语言完成了 CRC 编解码设计。设计采用了模块化的方法,给出了 CRC 编解码的结构框图和部分仿真结果,结果表明该系统的设计方案正确。 关键词:VHDL;循环冗余校验 (CRC);检错 - I- 学 海 无 涯 AABBSSTTRRAACCTT Cyclic redundancy check code is a widely used error detection code, the design of the ax Plus II development platform for the completion of the CRC using VHDL language codec design. Design uses a modular approach, given the structure of CRC decoding block diagram and some simulation results, the results show that the system is designed correctly. Key words: VHDL; Cyclic redundancy check (CRC);Error detection II 学 海 无 涯 目录 摘 要 I AABBSSTTRRAACCTT II 第 1 章 引 言 1 1.1 概述 1.2 内容概要 第 2 章 CRC 编解 理论 4 2.1纠错编 的基本原理 2.2 模 2 运算原理 2.3 CRC 分类 2.3.1 标准的 CRC 2.3.2 非标准的 CRC 2.4 循环 理论基础 2.5 循环 编 方法 2.5.1CRC 产生操作过程 2.6 循环 解 方法 2.6.1CRC 解 操作过程 第 3 章 方案设计 13 3.1 实现方案分析 3.1.1 查表法实现方案分析 3.1.2 逐位运算法实现方案分析 3.1.3 现实需求分析 3.2 系统硬件设计 3.2.1 电源模块 3.2.2 时钟模块 3.2.3 调试测试接口 3.2.4 复位电路设计 3.3 设计工具及开发流程 第 4 章 程序模块设计及仿真 20 4.1 程序设计与仿真 4.1.1 编 模块设计与仿真 4.1.2 解 模块设计与仿真 4.1.3 循环冗余 编 模块与解 模块联合运行 25 第 5 章 结束语 27 致 谢 28 参考文献 29 附 录 A 30 附 录 B 32 - 3 - 学 海 无 涯 第 1章 引 言 1.1 概述 通信,指人与人或人与自然之间通过某种行为或媒介 行的信息交流与传 递,从广义上指需要信息的双方或多方在不违背各自意愿的情况下无论采用何种 方法,使用何种媒质,将信息从某方准确安全传送到另方。 模拟通信是利用正弦波的幅度、频率或相位的变化,或者利用脉冲的幅度、 宽度或位置变化来模拟原始信号,以达到通信的目的。 模拟信息源 调制器

文档评论(0)

王小浪 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档