内存基础知识.ppt

  1. 1、本文档共46页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
速度 内存条的速度一般用存取一次数据的时间(单位一般用ns)来作为性能指标,时间越短,速度就越快。普通内存速度只能达到70ns~80ns,EDO内存速度可达到60ns,而SDRAM内存速度则已达到7ns。 第二十九页,共四十六页,2022年,8月28日 容量 内存条容量大小有多种规格,早期的30线内存条有256K、1M、4M、8M多种容量,72线的EDO内存则多为4M、8M、16M,而168线的SDRAM内存大多为16M、32M、64M、128MB和512MB容量,甚至更高。 第三十页,共四十六页,2022年,8月28日 奇偶校验 为检验存取数据是否准确无误,内存条中每8位容量能配备1位做为奇偶校验位,并配合主板的奇偶校验电路对存取的数据进行正确校验。不过,而在实际使用中有无奇偶校验位,对系统性能并没有什么影响,所以目前大多数内存条上已不再加装校验芯片。 第三十一页,共四十六页,2022年,8月28日 SPD芯片 SPD(Serial Presence Detect,串行存在探测),它是1个8针的256字节的EEPROM (电可擦写可编程只读存储器)芯片。一般处在内存条正面的右侧,里面记录了诸如内存的速度、容量、电压与行、列地址带宽等参数信息。当开机时PC的BIOS将自动读取SPD中记录的信息,并为内存设置最优化的工作方式,它是识别PC100内存的一个重要标志。 第三十二页,共四十六页,2022年,8月28日 ECC 错误检查和纠正。与奇偶校验类似,它不但能检测到错误的地方,还可以纠正绝大多数错误。它也是在原来的数据位上外加位来实现的,这些额外的位是用来重建错误数据的。只有经过内存的纠错后,计算机操作指令才可以继续执行。 第三十三页,共四十六页,2022年,8月28日 第一页,共四十六页,2022年,8月28日 什么是内存? 内存(Memory)是主机上重要的部件之一,是CPU与其他设备沟通的桥梁,主要用来临时存放数据,并配合CPU工作,协调CPU的处理速度,从而提高整机的性能。 第二页,共四十六页,2022年,8月28日 内存概述 内存也称主存或内存储器,按照内存的工作原理主要分为ROM和RAM两类: ROM(Read Only Memory)存储器又称只读存储器,只能从中读取信息而不能任意写信息。ROM具有掉电后数据可保持不变的优点,多用于存放一次性写入的程序或数据,如BIOS。 RAM(Random Access Memory)存储器又称随机存取存储器,存储的内容可通过指令随机读写访问,RAM中的数据在掉电时会丢失,因而只能在开机运行时存储数据。 第三页,共四十六页,2022年,8月28日 内存的结构形式 内存一般采用内存条的结构,根据内存条的封装和插脚形式不同,可分为两大类: SIMM:一般采用72线插脚,存取32位数据,整根内存条的容量一般有256KB/1MB/4MB/8MB/16MB/32MB/64MB等。 DIMM:采用168线插脚,存取64位数据,整根内存条的容量一般有16MB/32MB/64MB/128MB/256MB等几种。 第四页,共四十六页,2022年,8月28日 内存条组成及结构 内存是由内存芯片、PCB板(印刷电路板)、电阻、电容等元件组成。 内存芯片又叫内存颗粒,它的质量好坏直接决定内存条的性能。 PCB板有四层与六层两种,内存芯片安装在该板上。若所有芯片在一边,称为单面条,否则称为双面条。 第五页,共四十六页,2022年,8月28日 “金手指” 所谓多少“线”是指内存条与主板插接时有多少个接点,俗称“金手指”。 第六页,共四十六页,2022年,8月28日 内存的分类 我们通常所说的内存就是指RAM,根据结构和工作原理 RAM又可分为两类:静态RAM(Static RAM )和动态RAM(Dynamic RAM )。 动态RAM 静态RAM 两者比较 第七页,共四十六页,2022年,8月28日 内存数据存放形式 以队列方式进行组织 适合内存容量小,CPU速度比较慢的场合。 采用一维形式,地址作为一个整体。 以阵列方式进行组织 采用二维形式,地址有行、列地址两部分。 第八页,共四十六页,2022年,8月28日 内存速度性能指标 时钟周期TCK CAS延迟时间(CL) CL=2,CL=3 存取时间(TAC) 内存总延迟时间 =TCK*CL+TAC 第九页,共四十六页,2022年,8月28日 CAS的延迟时间 这是纵向地址脉冲的反应时间,也是在一定频率下衡量支持不同规范内存的重要标志之一。比如现在大多数的SDRAM在外频为100MHz时都能运行于CAS Latency = 2或3的模式下,这时的读取数据的延迟时间可以是二个时钟周期也可以是三个时钟周期,若为二个时钟周期就会有更高的效能。 第十页,共四十

文档评论(0)

xiaozhuo2022 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档