- 1、本文档共3页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
一、填空题
1.CMOS传输门的静态功耗特别小,当输入信号的频次增添时,其功耗将_______增
大_______。
写出四种逻辑函数的表示方法:
___真值表卡诺图_______________________________;
逻辑电路中,高电平用1表示,低电平用0表示,则称为正___逻辑;
把JK触发器改成T触发器的方法是_____________。
组合逻辑电路是指电路的输出仅由目前的_____________决定。
6.5个地点输入端译码器,其译码输出信号最多应有_____________个。
7.输入信号的同时跳变惹起输出端产生尖峰脉冲的现象叫做
C
.
D
.
_____________。
8.一片ROM有10根地点线,
8根数据输出线,ROM共有________个储存单元。
9.N个触发器构成的计数器最多能够构成
_____________进制的计数器。
10.基本RS触发器的拘束条件是
_____________。
二、选择题(每题2分,共20分)
1.十进制数128的8421BCD码是(
)。
AB.000100101000
C.100000000
D.1001010
00
2.已知函数F的卡诺图如图1-1,试求
其最简与或表达式
4.关于TTL数字集成电路来说,以下说法那个是错误的:
(A)电源电压极性不得接反,其额定值为5V;
B)不使用的输入端接1;
C)输入端可串接电阻,但电阻值不该太大;
D)OC门输出端能够并接。
5.欲将正弦信号变换成与之频次同样的脉冲信号,应用B
A.T
,
触发器
B.施密特触发器
C.A/D
变换器
D.移位存放器
6.以下
A/D变换器中变换速度最快的是(
)。
A.并联比较型
B.双积分型
C.计数型
D.逐次渐近型
一个含有32768个储存单元的ROM,有8个数据输出端,其地点输入端有()个。
A.10
B.11
C.12
D.8
8.如图
1-2,在
TTL门构成的电路中,与非门的输入电流为
I
iL≤–1mA?
IiH≤20μA。G1输出低电
平常输出电流的最大值为
IOL(max)=10mA,输出高电平常最大输出电流为
I
OH(max)=–
0.4mA
。门
G1的扇出系数是(
)。
A.1
B.4
C.5
D.
10
十数制数2006.375变换为二进制数是:
A.B.
1101011111.11
四、设计题某汽车驾驶员培训班结业考试,有三名裁判员,此中A为主评
判员,B、C为副裁判员,评判时,依据少量听从多半原则,但若主裁判员以为合格也能够经过。试用与非门和74LS138实现此功能的逻辑电路。(15
分)
五、剖析题.1.逻辑电路及输入端CP、D的波形如图2-1,设Q0=Q1=Q2=0(10
分)(**知识点:移位存放器)
试画出在CP、D作用下,输出端Q0、Q1、Q2的波形;
说明电路的逻辑功能.(共15分)
第
1
页
共3
页
第2
页
共
3
页
.图为两个时钟发生器,图中R1=510Ω,R2=10KΩ,C=0.1uF。
(1)写出JK触发器的状态方程及输出V1、V2的表达式;
(2)画出555准时器的输出VO以及V1、V2的波形;
(3)计算V1的周期和脉冲宽度Tw.(共20分)
准时器功能表
4脚
6脚
2脚
3脚
7脚
0
×
×
0
导通
1
2/3VCC
1/3VCC
0
导通
1
2/3VCC
1/3VCC
不变
不变
1
2/3VCC
1/3VCC
1
截止
1
2/3VCC
1/3VCC
1
截止
文档评论(0)