- 1、本文档共11页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第一页,共十一页,2022年,8月28日 74LS192是同步可拟计数器,具有双时钟输入,并具有清除和置数等功能 第二页,共十一页,2022年,8月28日 第三页,共十一页,2022年,8月28日 同步十进制计数器——74LS192集成计数器 ▲ 逻辑符号 输 入 输 出 RD CU CD D0 D1 D2 D3 Q0 Q1 Q2 Q3 0 0 × × d0 d1 d2 d3 1 0 ↑ 1 × × × × 1 0 1 ↑ × × × × 1 0 1 1 × × × × × 1 × × × × × × d0 d1 d2 d3 加 计 数 减 计 数 保 持 0 0 0 0 ▲ 74LS192功能表 各引脚功能符号的意义: D0~D3:并行数据输入端 Q0~Q3:数据输出端 CU:加法计数脉冲输入端 CD:减法计数脉冲输入端 RD :异步置 0 端(高电平有效) :置数控制端(低电平有效) :加法计数时,进位输出端(低电平有效) :减法计数时,借位输出端(低电平有效) 第四页,共十一页,2022年,8月28日 ▲ 74LS192 的时序图分析 RD :异步置 0 端。计数器复位。 置 零 0 0 0 0 :置数控制端(低电平有效) 。 1 1 1 0 CD为高电平,计数脉冲从CU端输入。 :进位输出; :借位输出。 CU为高电平,计数脉冲从CD端输入。 1 0 0 1 0 0 0 0 0 0 0 0 1 0 0 1 第五页,共十一页,2022年,8月28日 三、实验内容及步骤 1、利用一块74LS192作十进制0~9加法计数。 2、用两块74LS192组成二位计数脉冲上升沿触发的计数电路,作十进制数0~99计数。 3、用计数器的预置BCD码的输入端和预置数装入端设计一个22进制和特殊15进制(1-15)的计数器,并验证该电路的正确性。 第六页,共十一页,2022年,8月28日 图 六进制计数 第七页,共十一页,2022年,8月28日 用两个 74LS192 构成 100 进制计数器 计数器的级联使用 利用进位输出控制高一位的CPU端构成的加数级联图 第八页,共十一页,2022年,8月28日
文档评论(0)