《电子技术基础仿真与实训》项目5 数字逻辑基础和集成门电路的的仿真与实训.ppt

《电子技术基础仿真与实训》项目5 数字逻辑基础和集成门电路的的仿真与实训.ppt

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
    OC门单个使用时的接法 & A B R L + U CC Y n个OC门输出端并 一般的逻辑电路只有二个状态,输出低电平和输出高电平。三态门又增加了一个状态:高阻态状态(禁止态)。 5、三态门(TSL) (1)三态与非门的结构和工作原理 (2) 结构:三态门的电路结构、符号和真值表分别见图5.7(a)、(b)和(c)所示。Z表示高阻状态。   虚线左边的非门电路叫做三态与非门的控制部分,把EN端叫做控制端(或使能端) ;虚线右边的与非门电路叫做数据传输部分,把A、B端叫做数据输入端。    (a) TSL的电路结构 (b) 电路符号 (c)真值表 三态门 (3)工作原理    当EN端接低电平时,V5输出一个高电平,右边的与非门电路实现的逻辑功能是:        当EN端接高电平以后,V5输出低电平给VT1′使VT2′、 VT5′截止。同时还经过VD把VT3′的基极电位钳在1V左右,使VT3′截止。这样VT3′ 、VT5′同时截止,从输出端看进去,电路处于高阻状态。 (4)三态门的应用 (2)用三态门构成信号双向传输:E=0时信号向右传送, ;E=1时信号向左传送, 。 (1)用三态门作多路开关:E=0时,门G1使能,G2禁止, ;E=1时,门G2使能,G1禁止, 。 (3)用三态门构成数据总线:让各门的控制端轮流处于低电平,即任何时刻只让一个TSL门处于工作状态,而其余TSL门均处于高阻状态,这样总线就会轮流接受各TSL门的输出。 A B E 1 EN Y 1 EN 1 A E 1 EN B 1 EN 1 (a) 多路开关 (b) 双向传输 G 1 G 2 G 1 G 2 G 1 总线 1 EN E 1 A 1 1 EN E 2 A 2 1 EN E n A n … (c) 单向总线 G 2 G n A B Z 0 0 0 0 0 0 0 1 1 1 1 1 真值表 波形图 1 1 1 1 0 0 真值表 (2)二极管或门 只要输入端A、B中有高 电平,输出就是高电平 只有A、B同时为低电平时, Z 才是低电平 逻辑式为 A B Z 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 0 0 波形图 (3)三极管非门(反相器) A Z 0 1 1 0 输入低电平信号时,三极管能可靠截止,输出为高电平。输入高电平信号时,三极管处于饱和状态,输出为低电平。 真值表 4、复合逻辑门电路 (1)与非门 将二极管与门和反相器连接起来,就构成与非门。 A B Z 0 0 0 0 0 1 1 1 1 1 1 1 逻辑式为 (2)或非门 将二极管或门和反相器连接起来,构成了或非门。 逻辑式为 0 1 0 1 1 A B Z 0 0 0 1 1 0 0 (1)正逻辑和负逻辑的规定 在逻辑赋值时,如果用1表示高电平,用0表示低电平,则称为正逻辑赋值,简称正逻辑;如果用0表示高电平,用1表示低电平,则称为负逻辑赋值,简称负逻辑。 (2)正负逻辑的转换 当输入和输出全部取非后,再将乘变加,正与门就变成负或门了。 5、正逻辑和负逻辑  TTL门电路 这种集成逻辑门的输入级和输出级都是由晶体管构成,并实现与非功能,所以称为晶体管—晶体管逻辑门电路,简称TTL门电路。 一、TTL与非门 1、输入信号不全为1:如uA=0.3V, uB=3.6V 3.6V 0.3V 1V 则uB1=0.3+0.7=1V,uC1≈0.3+0.1=0.4V,T2、T5截止,T3、T4导通。忽略iB3,输出端的电位为: 输出Y为高电平。 uY≈5―0.7―0.7=3.6V 3.6V 3.6V 2、输入信号全为1:如uA=uB=3.6V,T1的基极电位足以使T1的集电结和T2、T5的发射结导通,则uB1=2.1V,而T2的集电极压降可以使T3导通, 但它不能使T4导通。T5由T2提供足够的基极电流而处于饱和状态。 T2、T5导通,T3、T4截止 2.1V 输出端的电位为:uY=UCE

文档评论(0)

四百八十寺 + 关注
实名认证
内容提供者

资料收集自互联网,若有侵权请联系删除,谢谢~

版权声明书
用户编号:8036120077000004
认证主体洪**

1亿VIP精品文档

相关文档

相关课程推荐