组合逻辑电路半加器全加器及逻辑运算演示.pptVIP

组合逻辑电路半加器全加器及逻辑运算演示.ppt

  1. 1、本文档共19页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
(优选)组合逻辑电路半加器全加器及逻辑运算ppt讲解 当前第1页\共有19页\编于星期日\11点 二、实验仪器 1、数字电路实验箱一台 2、器件 74LS00 二输入端四与非门 3片 74LS86 二输入端四异或门 1片 74LS54 四组输入与或非门 1片 当前第2页\共有19页\编于星期日\11点 1、实验芯片介绍 三、必须掌握的知识点 当前第3页\共有19页\编于星期日\11点 2、什么是组合逻辑电路 数字逻辑电路分为两大类: 1、组合逻辑电路; 2、时序逻辑电路。 组合逻辑电路特点:电路当前得输出仅取决于当前的输入信号,输出信号随输入信号的变化而改变,与电路原来的状态无关,这种电路无记忆功能。这就是组合逻辑电路在逻辑功能上的共同特点。 三、必须掌握的知识点 当前第4页\共有19页\编于星期日\11点 3、组合逻辑电路的分析方法 从给定组合逻辑电路图找出输出和输入之间的 逻辑关系,分析其逻辑功能。 (1)根据给定逻辑电路图,从电路的输入到输出 逐级写出输出变量对应输入变量的逻辑表达式。 (2)由写出的逻辑逻辑表达式,列出真值表。 (3)从逻辑表达式或真值表.分析出组合逻辑电路的 逻辑功能。 三、必须掌握的知识点 当前第5页\共有19页\编于星期日\11点 4、组合逻辑电路的设计方法 三、必须掌握的知识点 将文字描述的逻辑命题,转换为真值表:a、分析事件的因果关系,确定输入和输出变量。一般总是把引起事件的原因定为输入变量,把引起事件的结果定为输出变量;b、定义逻辑状态的含义,即给0,1逻辑状态赋值,确定0,1 分别代表输入、输出变量的两种不同状态;c、根据因果关系列出真值表。 由真值表写出逻辑表达式,并进行化简。化简形式应根据所选门电路而定 ; 画出逻辑电路图。 当前第6页\共有19页\编于星期日\11点 5、半加器与全加器 三、必须掌握的知识点 两个二进制数之间的算术运算无论是加、减、乘、除,在计算机中都是化做若干步加法运算进行的。因此,加法器是构成算术运算器的基本单元。 半加器:不考虑低位来的进位加法叫半加;能完成半加功能的电路叫半加器。 全加器:考虑低位来的进位加法称为全加。能完成全加功能的电路叫全加器。 当前第7页\共有19页\编于星期日\11点 半加器逻辑符号 半加器 A 加数 B 被加数 CO 进位输出 S 半加和 全加器逻辑符号 进位输入 加数 全加和 全加器 进位输出 被加数 当前第8页\共有19页\编于星期日\11点 (1) 1位半加器(Half Adder) 不考虑低位进位,将两个1位二进制数A、B相加的器件。 半加器的真值表 逻辑表达式 1 0 0 0 C 0 1 1 1 1 0 1 0 1 0 0 0 S B A 半加器的真值表 B A B A S + = 如用与非门实现最少要几个门? C = AB 逻辑图 当前第9页\共有19页\编于星期日\11点 (2) 全加器(Full Adder) 1 1 1 0 1 0 0 1 1 0 0 1 0 1 0 0 全加器真值表 全加器能进行加数、被加数和低位来的进位信号相加,并根据求和结果给出该位的进位信号。 1 1 1 0 1 1 1 0 1 0 0 1 1 1 0 0 1 0 1 0 0 0 0 0 C S C B A 当前第10页\共有19页\编于星期日\11点 于是可得全加器的逻辑表达式为 当前第11页\共有19页\编于星期日\11点 加法器的应用 1 1 1 0 1 0 0 1 1 0 0 1 0 1 0 0 全加器真值表 1 1 1 0 1 1 1 0 1 0 0 1 1 1 0 0 1 0 1 0 0 0 0 0 C S C B A ABC有奇数个1时S为1; ABC有偶数个1和全为0时 S为0。 -----用全加器组成三位二进制代码 奇偶校验器 当前第12页\共有19页\编于星期日\11点 1、组合逻辑电路功能测试 选择7400两片连接如下电路;A、B、C接电平开关,Y1、Y2接电平显示发光管,改变A、B、C的状态填表,并写出Y1、Y2的逻辑表达式;将运算结果与实验结果比较。 四、实验内容 当前第13页\共有19页\编于星期日\11点 LED显示 逻辑电平 操作说明 四、实验内容 当前第14页\共有19页\编于星期日\11点

文档评论(0)

hebinwei1990 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档