第三章逻辑门电路电子.ppt

  1. 1、本文档共66页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
输入伏安特性(续1) ⑴ 输入短路电流IIS Vi = 0V时由输入端流出的电流。 +5V R2 R1 3k T2 T1 Vi IR1 Ii IIS -1.4mA Vi = 0~1.4V时, IC1变化很小, Ii的绝对值也只略有减少。 × 3.6V 1.4V 设定正方向 输入有低, T2截止。 第二十九页,共六十六页,2022年,8月28日 输入伏安特性(续2) ⑵输入漏电流IIH(输入高电平电流) +5V R2 R1 3k T2 T1 Vi IR1 Ii -1.4mA IC1 假定正方向 Vi = 3.6V时,由输入端流入的电流。 IIH=50μA 3.6V IIS 1.4V IIH Vi ≥1.4V时, T2始导通,IC1迅速增大→ Ii迅速减小。 = 3.6V 输入全高,T1倒置,Ii流入T1 第三十页,共六十六页,2022年,8月28日 即输入端通过电阻R接地时的特性 输入端 “1”,“0”? +5V F R4 R2 R1 3k T2 R5 R3 T3 T4 T1 T5 b1 c1 A B C ? ? ? ? ? ? ? ⒉输入负载特性 Vi RI 第三十一页,共六十六页,2022年,8月28日 ViVT=1.4V 时,相当输入低电平, 所以输出为高电平。 R较小时 R增大时 R??Vi??=VT 时,输入变高, 输出变低电平。此时Vi≡1.4V。 1.4V R 0 +5V R1 3k T1 A B C Ri Vi Vi=VT 时,T2、T5导通,Vb1=2.1V,使Vi钳在1.4V。 R单位: KΩ 第三十二页,共六十六页,2022年,8月28日 悬空的输入端(Ri=∞)相当于接高电平。 2. 为了防止干扰,可将悬空的输入端接高电平(如Vcc)。 说明 第三十三页,共六十六页,2022年,8月28日 开门电阻 RON 关门电阻 ROFF 在保证与非门输出为低时, 允许输入电阻R的最小值。 在保证与非门输出为高时,允许输入电阻R的最大值。 RON=2 KΩ ROFF=0.8 KΩ 当RI≥ RON时, 相当输入高电平。 当RI≤ ROFF时, 相当输入低电平。 第三十四页,共六十六页,2022年,8月28日 ⒊输出特性 ⑴输出低电平 说明: ⑴输出为低,灌电流负载。 IL F T4 T5 RL VCC IL 0 VOL 20mA 0.4V ⑵ T5饱和,Rce5很小,故IL上升时,VOL上升很慢,基本呈线性关系。 ⑶当VOL> VSL=0.4V后,低电平输出逻辑关系被破坏,故IL灌受限制。 第三十五页,共六十六页,2022年,8月28日 ⑵输出高电平 +5V F R4 R5 T3 T4 T5 RL IL 说明: ⑴输出为高,拉电流负载。 ⑵IL较小时,T3处在浅饱和区(VCE3 较大),IL↑→IR4 ↑→VR4 ↑→VCE3 ↓→VO基本不变。 ⑶当IL>5mA后,T3进入饱和区, VCE3=VCES3保持不变,VO随IL上升而下降。 IL 0 VO 3.6V 2.4V 20mA 5mA IR4 ⑷当VOL<VSH=2.4V后,高电平输出逻辑关系被破坏,故IL拉 受限制。 第三十六页,共六十六页,2022年,8月28日 门电路输出驱动同类门的个数 +5V R4 R2 R5 T3 T4 T1 前级 T1 T1 前级输出为 高电平时—拉电流负载。 ? ? ? ? IiH1 IiH3 IiH2 IOH ? ⑶扇出系数 因IL拉受限制,故负载数量有限。 第三十七页,共六十六页,2022年,8月28日 +5V R2 R1 3k T2 R3 T1 T5 b1 c1 前级 IOL IiL1 IiL2 IiL3 前级输出为 低电平时—灌电流负载。 ? ? ? ? 因IL灌受限制,故负载数量有限。 第三十八页,共六十六页,2022年,8月28日 输出低电平时,流入前级的电流(灌电流): 输出高电平时,前级流出的电流(拉电流): 一般与非门的扇出系数为8。 由于IOL、IOH的限制,每个门电路输出端所带门电路的个数有限,一般 N灌>N拉。 第三十九页,共六十六页,2022年,8月28日 ⑴工作速度 t ui o t uo o 50% 50% tpd1 tpd2 平均传输时间 ⒈主要性能 五、主要性能和主要参数 改进措施 主要取决于存储时间ts, 5管门电路 tpd=40ns 有源泄放 抗饱和电路 第四十页,共六十六页,2022年,8月28日 +5V F R4 R2 R1 T2 R5 R3 T3 T4 T1 T5 TTL与非门的改进 存在问题:TTL门电路工作速度相对较快,但由于当输出为低电平时T5工作在深度饱和状态,当输出由低转为高电平,由于在基区和集电区有存储电荷不能马上消散,而影响工作速度。 ★有源泄放 由T6、R

文档评论(0)

lan0001 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档