- 1、本文档共3页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
本科试题(六) 一、 选择题(每小题 2 分,共 20 分)
1、函数F(ABCD)=∑m(0,2,8,10,13,15),它的最简与或表达式F= 。
F ? ABD ? ABD ? ABD
F ? ABC ? AD ? ABD
F ? ABC ? ABD ? AB
F ? ABD ? BD
2、在下列电路中,不是组合逻辑电路的是 。
A. 编码器 B. 锁存器 C. 全加器 D. 门电路
3、八路数据分配器,其数据输入端有 个。A. 1 B. 2 C. 3 D.8
JQKQ(a)4、电路如图 1 所示,其中完成
J
Q
K
Q
(a)
? Qn
A 电路是 。
TQ
T
Q
Q
(b)
CP
CP
A
图 1
5、采用四位比较器(74LS85)对两个四位数进行比较时,先比较 位。
A. 最低 B. 最高 C. 次低 D.次高
6、用n 个触发器构成计数器,可得到的最大计数模为 。
A. n B. 2n C. 2n D.2n-1
7、FPLA 器件的与门阵列 ,或门阵列 。
A. 不可编程,不可编程 B. 不可编程,可编程
C. 可编程,不可编程 D.可编程,可编程
8、使用 2K×8 的EEPROM 芯片,构成 4096×32 的存储器,共需要 片 EEPROM
芯片。
A. 4 B. 8 C. 16 D. 2048
9、ispLSI 器件中的缩写GLB 是指 。
A. 巨块 B. 通用逻辑块
C. 全局布线区 D. 输出布线区
10、构成数字系统必不可少的逻辑执行部件为 。
A. 控制器 B. 计数器
C. 基本子系统 D. 逻辑门
二、简答题(每小题 5 分,共 20 分)
1、八路数据选择器电路如图 2 所示,该电路实现的逻辑函数最小项表达式是什么?
FA
F
A
Y
A
2
EN
A
1
0
D
0
D D
1 2
D D
3 4
D D D
5 6 7
图 2
2、某时序电路的状态转移真值表如右表,该电路是模几计数器?电路是否能够自启动?
PS
Q Q Q
3 2 1
NS
Z
Q Q Q
3 2 1
3、分析由FPLA 组成的电路如图 3,写出F
0 0 0 0 0 1 0
0 0 1 0 1 0 0
0 1 0 0 1 1 0
0 1 1 1 0 0 0
1 0 0 0 0 0 1
1 0 1 1 1 0 0
1和2F 的表达式1 。 1 0 0 1 0 1
1
和
2
1 1 1 1 0 1 0
W
X 与
阵
列
Y
图 3
4、简述算法流程定义及作用。 F 或
1 阵
2三、应用题(每小题 10 分,共 60 分) F 列
2
1、 设计一个将 8421BCD 码转换成余 3 码的电路,用与非门实现。
列出真值表; (2)卡诺图化简; (3)写出表达式;
(4)画出由与非门实现的逻辑图。
2、 分析图 4 所示同步计数电路。
写出激励方程和状态方程;
做出状态转移表和状态转移图;
计数器是几进制计数器?能否自启动? (4)画出在时钟作用下各触发器输出波形。
图 4
3、画出 1011 序列检测器的状态转移图。(序列不重叠)
确定该状态转移图是什么型的时序逻辑描述?
列出状态转移真值表;
若采用“计数器法”需要几个D 触发器;
4、用JK 触发器设计同步五进制递减计数器。状态转换图5 如下。
⑴写出状态转移表
⑵写出激励方程、状态方程
⑶画出逻辑图
000 100 011
001 010
图 5
0/00/0S11/00/1S2S1/035、用VHDL 设计一个七进制计数器。设时钟输入为
0/0
0/0
S
1
1/0
0/1
S
2
S
1/0
3
6、将图 6 所示的状态图:
① 转换为ASM 图;
② 并根据ASM 图设计多路选择器型控制器。
图 6
1/0
文档评论(0)