组合逻辑电路的特点.pptxVIP

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
组合逻辑电路的特点 数字逻辑电路可分为两类.组合逻辑电路:逻辑电路的输出只与当时输入的逻辑值有关,而与输入的历史情况无关。例如,异或门,异或非门时序逻辑电路:输出不仅和当时的输入逻辑值有关,而且与电路以前曾输入过的逻辑值有关。第一页,共十四页。 组合逻辑电路的分析 由给出的逻辑图找到其对应的逻辑表达式,列出它的真值表,说明该电路的用途.(1)??? 电路中每个门的输出标以不同的符号.(2)??? 先求每个门输出的逻辑表达式.(3)??? 迭代各逻辑表达式,并进行化简,直到求出电路输出的逻辑表达式,使其仅是电路输入变量的函数.(4)??? 填写真值表.第二页,共十四页。 组合逻辑电路的设计 步骤例子第三页,共十四页。 竞争与险象竞争:当一个门的两个或两个以上的输入发生改变时,由于这些输入信号是经过不同路径产生的(不同路径的传输延时不同),使得各输入信号状态改变的时刻有先有后,这种时差引起的现象称为竞争。竞争的结果导致险象发生,并造成错误的后果,则这种竞争就称为“临界竞争”;若竞争的结果不导致险象发生或虽有险象发生,但不影响系统的工作,则称这种竞争为”非临界竞争”。组合电路的险象是过渡性现象,它们仅在电路的输入信号状态改变时,在电路的输出端出现毛刺,而不会破坏信号的稳态值. 引起险象的具体原因可分:函数险象(功能险象):当多个输入发生变化时逻辑险象:电路设计不合理会出现逻辑险象 第四页,共十四页。 常见的组合逻辑电路 编码器和优先编码器 编码器功能:将其输入信号转换成对应的数码信号.用输出的数码信号表示相应的输入信号 互斥输入的编码器 优先编码器 第五页,共十四页。 译码器 译码是编码的逆过程。译码器功能:将给定的输入码进行翻译,变换成对应的输出信号 二进制译码器 数字显示译码器 第六页,共十四页。 多路选择器输入:地址线有N根;数据线有2N根;输出:一根信号线功能:将地址线选中的那根数据线上的信号送到输出端输出。(将地址线上的二进制数的转换成十进制数,十进制数就是数据线所对应的脚标,则该数据线被选中。) 第七页,共十四页。 数值比较器一位二进制数的比较 两位二进制数的比较 第八页,共十四页。 加法器半加器只考虑加数本身,不考虑低位的进位。第九页,共十四页。 全加器 不仅考虑加数本身,还考虑低位向本位的进位。Cn-1第十页,共十四页。 加法器逐位进位加法器超前进位加法器Gn:进位产生函数Pn:进位传递函数第十一页,共十四页。 中规模集成组合逻辑电路及应用 中规模集成译码器 74139:2线-4线译码器74154中规模集成多路选择器 第十二页,共十四页。 重点和难点 重点: 1、掌握组合逻辑电路的分析方法和设计方法。 2、熟悉编码器、译码器、多路选择器和一位数值比较器的逻辑功能、工作原理和应用。 3、掌握全加器的设计。 难点: 组合逻辑电路中的竞争和冒险。第十三页,共十四页。 主教材重点例题: 1、P125 2、P126 3、P146 作业:P158 1、3 P159 4、6、8第十四页,共十四页。

文档评论(0)

135****1732 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档