五级流水线RISC-V处理器的研究与性能优化.docx

五级流水线RISC-V处理器的研究与性能优化.docx

  1. 1、本文档共10页,其中可免费阅读5页,需付费100金币后方可阅读剩余内容。
  2. 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。
  3. 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  4. 4、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
1.?? 引言 嵌入式微处理器以其性能高、功耗低的特点在物联网行业得到了广泛应用.其中以STM32为代表的ARM系列产品就占领了嵌入式产品的大部分市场.ARM公司推出的AMBA片上总线协议[1],推动了基于IP核的SoC设计方法,极大程度实现IP共享,提高总线传输效率[2]. RISC-V指令集作为新兴架构的出现,以其模块化、低功耗、高性能、易扩展的特点表现出极强的竞争优势[3].国外开源项目有Rocket[4]、BOOM[5]、SweRV EH1[6]为代表,国内RISC-V代表的有无剑[7]、蜂鸟E203[8].纵观国内的研究,针对RISC-V处理器的研究多集中于2-3级流水线的设计[9-

文档评论(0)

罗伯特之技术屋 + 关注
实名认证
内容提供者

畅游技术蓝海,八大领域技术领先解读!

1亿VIP精品文档

相关文档