- 1、本文档共15页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第一讲:
第八章 中断控制器Intel8259A
回 顾:中断的基本概念及处理过程,8086/8088 中断系统。
重点和纲要:中断控制器Intel8259A 的性能概述,内、外部结构,工作过程,
工作方式等。
教学方法、实施步骤 时间分配 教学手段
回 顾 5” ×2 板书
讲 授 40” ×2 计算机
提 问 3” ×2 投影仪
小 结 2” ×2 多媒体课件等
讲授内容:
8.1 中断控制器Intel8259A
Intel 8259A是8088/8086微机系统的中断控制器件,它具有对外设中断源
进行管理,并向CPU转达中断请求的能力。
一、 8259A 的性能概述
1.具有8级中断优先控制,通过级连可以扩展至64级优先权控制
2.每一级中断都可以通过初始设置为允许或屏蔽状态
3.8259A的工作方式,可以通过变成设置,因此,使用非常灵活
4.8259A采用NMOS制造工艺,只需要单一的+5V电源
二、 8259A 的内部结构和工作原理
下面,我们来讨论 8259A 的内部结构,并进而分析它的工作原理,8259A 的
内部结构如图5-18所示,它主要由下列主要部分组成:
- 1 -
图5-18 8259A 的内部结构
1.数据总线缓冲器:它是8259A与系统数据总线的接口,是8位双向三态缓冲器。
CPU与8259A之间的控制命令信息、状态信息以及中断类型信息,都是通过该缓
冲器传送的。
2.读/写控制逻辑:CPU通过它实现对8259A的读/写操作。
3.级连缓冲器:用以实现8259A芯片之间的级连,使得中断源可以由8级扩展至
64级。
4.控制逻辑电路:对整个芯片内部各部件的工作进行协调和控制。
5.中断请求寄存器 IRR:8位,用以分别保存8个中断请求信号,当相应的中
断请求输入引脚有中断请求时,该寄存器的相应位置1。
6.中断屏蔽寄存器 IMR:8位,相应位用以对8个中断源的中断请求信号进行
屏蔽控制。当其中某位置”0”时,则相应的中断请求可以向CPU提出;否则,相
应的中断请求被屏蔽,即不允许向CPU提出中断请求。该寄存器的内容为8259A
的操作命令字OCW1,可以由程序设置或改变。
7.中断服务寄存器 ISR:8 位,当 CPU 正在处理某个中断源的中断请求时,ISR
寄存器中的相应位置1。
8.优先级比较器:用以比较正在处理的中断和刚刚进入的中断请求之间的优先级
别,以决定是否产生多重中断或中断嵌套。
三、 8259A 的外部引脚
8259A是具有28个引脚的集成电路芯片,这28个引脚分别是:
1.D -D :双向数据输入/输出引脚,用以与CPU进行信息交换。
7 0
2.IR -IR :8级中断请求信号输入引脚,规定的优先级为IR >IR >…>IR ,
7 0 0 1 7
当有多片 8259A形成级连时,从片的INT与主片的IR 相连。
i
3.INT:中断请求信号输出引脚,高电平有效,用以向CPU发中断请求,应接
- 2 -
在CPU的INTR输入端。
4.INTA :中断响应应答信号输入引脚,低电平有效,在CPU 发出第二个
INTA 时,8259A 将其中最高级别的中断请求的中断类型码送出;应接在CPU
的INTA 中断应答信号输出端。
5
文档评论(0)