华中科技大学数字逻辑实验.pdf

  1. 1、本文档共24页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
标准文档 数字逻辑实验报告( 1) 数字逻辑实验 1 一、系列二进制加法器 二、小型实验室门禁系 总成绩 设计 50% 统设计 50% 评语: (包含:预习报告内容、实验过程、实验结果及分析) 教师签名 姓 名: 学 号: 班 级: 指 导 教 师: 计算机科学与技术学院 20 年 月 日 实用大全 《数字电路与逻辑设计》实验报告 数字逻辑实验报告 系列二进制加法器设计预习报告 2 / 24 《数字电路与逻辑设计》实验报告 一、系列二进制加法器设计 1、实验名称 系列二进制加法器设计。 2、实验目的 要求同学采用传统电路的设计方法, 对 5 种二进制加法器进行设计, 并利用 工具软件,例如,“logisim ”软件的虚拟仿真功能来检查电路设计是否达到要求。 通过以上实验的设计、 仿真、验证 3 个训练过程使同学们掌握传统逻辑电路 的设计、仿真、调试的方法。 3、实验所用设备 Logisim2.7.1 软件一套。 4、实验容 对已设计的 5 种二进制加法器,使用 logisim 软件对它们进行虚拟实验仿真, 除逻辑门、 触发器外, 不能直接使用 logisim 软件提供的逻辑库元件, 具体容如 下。 (1)一位二进制半加器 设计一个一位二进制半加器,电路有两个输入 A、B,两个输出 S 和 C。输入 A、B分别为被加数、加数,输出 S、C为本位和、向高位进位。 (2 )一位二进制全加器 设计一个一位二进制全加器, 电路有三个输入 A、B和 Ci ,两个输出 S 和 Co。 输入 A、B 和 Ci 分别为被加数、加数和来自低位的进位,输出 S 和 Co为本位和 和向高位的进位。 (3 )串行进位的四位二进制并行加法器 用四个一位二进制全加器串联设计一个串行进位的四位二进制并行加法器, 电路有九个输入 A3、A2、A1、A0、B3、B2、B1、B0和 C0,五个输出 S3、S2、S1、 S0 和 C4。输入 A= A3A2A1A0、B= B3B2B1B0和 C0 分别为被加数、加数和来自低 位的进位,输出 S= S3S2S1S0和 Co 为本位和和向高位的进位。 (4 )先行进位的四位二进制并行加法器 3 / 24 《数字电路与逻辑设计》实验报告 利用超前进位的思想设计一个先行进位的四位二进制并行加法器, 电路有九 3 2 1 0 3 2 1 0 0 3 2 1 0 4 个输入 A 、A 、A 、A 、B 、B 、B 、B 和 C ,五个输出 S 、S 、S 、S 和 C 。输入

文档评论(0)

fkh4608 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档