用XC9500CPLD和并行PROM配置XilinxFPGA.DOC

  1. 1、本文档共3页,其中可免费阅读1页,需付费100金币后方可阅读剩余内容。
  2. 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。
  3. 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  4. 4、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
用和并行配置北方交通大学电气学院黎莉张晓冬苏治国摘要系列可以通过串口配置本文给出了一个用和并行对进行串行配置的应用实例关键词串行配置概述随着芯片密度的增加串行已不能适应高密度的的配置大容量的并行所要求的寻址方式又不能直接与接口这时可以采用和对高密度进行配置设备在线配置或电源上电时配置逻辑会被自动清除的信号必须在内置低使配置逻辑复位输出在内部配置存储器清零期间保持低电平一旦管脚变高就表明设备已准备接受配置的配置有主设备串行配置和从设备串行配置两种方式和系列设备在变高后要求在设备准备接收配置数据之前

用XC9500 CPLD和并行PROM配置Xilinx FPGA 北方交通大学电气学院 黎莉 张晓冬 苏治国 摘 要:Xilinx FPGA系列可以通过串口配置,本文给出了一个用XC9500和并行PROM对Xilinx FPGA进行串行配置的应用实例。 关键词:FPGA;CPLD;串行配置 概述   随着FPGA芯片密度的增加,串行PROM已不能适应高密度的FPGA的配置。大容量的并行PROM所要求的寻址方式又不能直接与FPGA接口,这时可以采用XC9500 CPLD和PROM对高密度FPGA进行配置。FPGA设备在线配置或电源上电时,配置逻辑会被自动清除。FPGA的PROGRAM信号必须在3

文档评论(0)

136****3783 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档