SOC原理与的设计基础.ppt

  1. 1、本文档共42页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
SOC原理与的设计基础

SoC原理与设计基础 SoC基本概念 SoC技术特点 SoC设计的关键技术 SoC发展趋势 基于FPGA的SoC应用技术 片上总线 嵌入式RISC CPU 软件无线电 芯片级应用系统 SoC基本概念 SoC(System on Chip) 片上系统 狭义:信息系统核心的芯片集成,将系统关键部件集成在一块芯片上 广义:微小型系统 SoC在集成电路(IC)向集成系统(IS)转变大方向下产生 1994年Motorola的Flex Core系统 1995年LSILogic公司为Sony公司设计的SoC SoC技术特点 半导体工艺技术的系统集成 软件系统和硬件系统的集成 SoC具有以下几方面的优势,因而创造其产品价 值与市场需求:  降低耗电量  减少体积  增加系统功能  提高速度  节省成本 SoC设计的关键技术 总线架构 IP核复用 软硬件协同设计 SoC验证 可测性设计 低功耗设计 超深亚微米电路实现 嵌入式软件移植与开发 SoC发展趋势 SoC芯片的规模一般远大于普通的ASIC ; SoC仿真与验证最复杂、最耗时,先进的设计与仿真验证方法成为SoC设计成功的关键; 除了那些无法集成的外部电路或机械部分以外,其他所有的系统电路全部集成在一起; 高度集成化、固件化; 基于SoC开发平台,最大程度系统重用。 基于FPGA的SoC应用技术 系统功能集成是SoC的核心技术 固件集成是SoC的基础设计思想 嵌入式系统是SoC的基本结构 IP是SoC的设计基础 片上总线 IP核互连一般采用总线的方式,这种总线称为片上总线(On-Chip Bus,OCB) ARM公司的AMBA总线 Altera公司Avalon总线 IBM 公司的CoreConnect 总线 OpenCore组织的Wishbone总线 OpenCore组织的OPC总线 片上总线 AMBA总线 Advanced Microcontroller Bus Architecture ARM公司设计的用于高性能嵌入式系统的总线标准,独立于处理器和制造工艺技术 片上总线 AMBA总线 AHB (Advanced High Performance Bus) ASB (Advanced System Bus) APB (Advanced Perpheral Bus) 片上总线 AVALON 总线 Altera在推出业内第一个软核Nios时开发的片上总线 一种简单的总线协议,规定了主部件和从部件之间进行连接的端口和通信的时序 片上总线 CoreConnect总线 IBM公司设计的一种SoC总线协议,能够使处理器、内存控制器和外设在基于标准产品平台设计中的集成和复用更加灵活,从而提高系统性能。 片上总线 CoreConnect总线 处理器局部总线PLB (Proeessor Local Bus):高速的CPU核、高速存储器控制器、仲裁器、高速的DMA控制器等高性能、宽带宽的设备都连接在PLB上。 片内外设总线OPB (On-Chip Peripheral Bus):低性能的设备都连接在OPB总线上 。 器件控制寄存器总线DCR (Device Control Register):配置PLB和OPB主/从设备中的状态寄存器和控制寄存器 。 片上总线 Wishbone总线 Silicore公司提出,现在已被移交给OpenCores组织维护 结构十分简单,它仅仅定义了一条高速总线 用户可以按需要自定义Wishbone标准,如字节对齐方式、标志位 等 片上总线 Wishbone总线互连方式 点到点(point-to-point):用于两IP核直接互连; 数据流(data flow):用于多个串行IP核之间的数据并发传输; 共享总线(shared bus):多个IP核共享一条总线; 交叉开关(crossbar switch):同时连接多个主从部件,提高系统吞吐量。 片上总线 Wishbone总线 WISHBONE System-on-Chip (SoC) Interconnection Architecture for Portable IP Cores 片上总线 典型主从设备连接 单个读周期 单个写周期 片上总线 BIG ENDIAN 片上总线 LITTLE ENDIAN 嵌入式RISC CPU Altera Nois系列 Xilinx PowerPC(硬核) PicoBlaze(8位微处理器软核) MicroBlaze(32位微处理器软核,支持CoreConnect总线的标准外设集合) 基于EDK开发:EDK中提供的IP核均有相应的设备驱动和应用接口,只需利用相应函数库,就可以编写自己的应用软件和算法程序;对于用户自己开发

您可能关注的文档

文档评论(0)

130****9768 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档