多功能数字钟设计EA实验报告.doc

  1. 1、本文档共20页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
多功能数字钟设计EA实验报告

EDA (Ⅱ)实验报告 多功能数字钟的设计 0710200247 zh 2010-5-25 摘要: 本实验是设计一个多功能数字钟。根据实验要求设计了基本的二十四小时计时和整点报时电路,并且数码管部分采用了动态显示。同时根据提高部分要求,将一小时秒表的功能集成到了数字钟里。实验过程采用自顶向下的设计思想,大量采用了模块操作。 Summary: The purpose of the EDA experiment is to design a multi-funtiondigital clock. Its according to the experiment request that the Ihave designed a 24 hours clock with the function telling time at alittle bit whole,and figurestube part adopt the dynamic statemanifestation.In the mean time to satisty the exalation of thecapability ,a stop-watch mold piece is integrated in the digitalclock.The thought of getting down from crest instructs the experimentprocess,whose feature is the adoption of the mold pieces. 关键词: 数字钟动态显示模块秒表 Key words: Digital clock dymanic state manifestation mold pieces stop-watch 目录 摘要 1 正文 3 设计要求说明 3 方案论证 3 各子模块原理图 4 调试及仿真 15 编程下载 17 总结 18 总结部分 18 遇到问题及解决方法 18 实验体会 18 参考文献 19 正文: 1、【设计要求说明】: 设计一个数字计时器,可以完成00:00:00到23:59:59的计时功能,并在控制电路的作用下具有保持、清零、快速校时、快速校分、整点报时等功能: 1、能进行正常的时、分、秒计时功能; 2、分别由六个数码管显示时分秒的计时; 3、 K1是系统的清零开关(K1=1正常工作,K1=0时钟的分、秒全清零); 4、 K2是计时/闹钟的校时开关(K2=0正常工作,K2=1时可以快速校分); 5、 K3是计时/闹钟的校分开关(K3=0正常工作,K3=1时可以快速校分); 6、 K4是系统的使能开关(K4=1正常工作,K4=0时钟保持不变); 7、 定时闹表功能; 8、 K5是闹钟/计时显示切换开关(K5=0时显示计时,K5=1时显示闹钟定时时间); 9、 K6是闹钟使能开关(K6=1 闹钟正常工作,K6=0屏蔽闹钟功能) 10、使时钟具有整点报时功能(当时钟计到59’53”时开始报时,在59’53”, 59’55”,59’57” 时报时频率为500Hz,59’59”时报时频率为1KHz, ); 2、【方案论证(整体电路的工作原理)】: 数字钟系统可以分为以下几大模块:脉冲发生电路模块,基本计时模块,动态译码显示模块,校分电路模块,报时电路模块,清零电路模块。根据实际数字钟的功能设计了闹钟模块,比较模块,数据选择显示模块。基本时钟电路的系统框图如图: 由于实验板上提供的是48MHZ 系统时钟信号,所以首先需要将系统时钟进行分频得到1HZ的时钟信号进行计时。设计原理是“计数器即是分频器”。计时电路采用了74160二进制BCD码计数器构成了模24 和模60 的计数器,进行时分秒的计时。译码显示电路采用的是动态显示的方案,动态显示使用数据选择器的分时复用功能,将任意多位数码管的显示驱动,由一个七段显示译码器来完成。由于本实验采用的BCD数码管是共阴电路,所以还需要一个同步时钟控制译码器产生片选信号,从而使六路BCD码信号能够通过一个译码器分别显示在不同的数码管上。报时电路是由简单的逻辑门电路组成的,根据要求通过计数器上的BCD 码数值来确定报时时间和报时频率。控制电路是通过实验板上的逻辑开关来实现输入的。由于本实验要求防抖动

文档评论(0)

wnqwwy20 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:7014141164000003

1亿VIP精品文档

相关文档