数字逻辑器件第八篇 章可编程逻辑器件b.pptx

数字逻辑器件第八篇 章可编程逻辑器件b.pptx

  1. 1、本文档共26页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字逻辑器件第八篇 章可编程逻辑器件b.pptx

第八章 可编程逻辑器件;;8.4 通用阵列逻辑(GAL_Generic Array Logic);1、 GAL的电路结构;三个编程单元构成与门;OLMC的 5 种工作模式;(1)专用输入;TS;TS;TS;TS;3、GAL的输入特性和输出特性;(2)输出特性; EPLD是继PAL、GAL之后推出的一种可编程逻辑器件。与PAL和GAL相比,EPLD有以下几个特点: * 采用了CMOS工艺,所以EPLD具有CMOS器件低功耗、高噪声容限的优点; * 采用了UVEPROM工艺,以叠栅注入MOS管作为编程单元,所以不仅可靠性高、可以改写,而且集成度高、造价也便宜; * 输出部分采用了类似于GAL器件的可编程的输出逻辑宏单元,增加了预置数和异步置零功能。   此外,为了提高与-或 逻辑阵列中乘积项的利用率,有些EPLD的或逻辑阵列部分也引入了可编辑逻辑结构.;8.6 复杂的可编程逻辑器件(CPLD);8.7 现场可编程门阵列(FPGA);8.8 在系统可编程通用数字开关(ispGDS);8.9 PLD的编程

您可能关注的文档

文档评论(0)

yuzongxu123 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档