东南大学信息学院-计算机结构与逻辑设计课件11接口.ppt

东南大学信息学院-计算机结构与逻辑设计课件11接口.ppt

  1. 1、本文档共49页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
东南大学信息学院-计算机结构与逻辑设计课件11接口

存储器管理体系的主要思想是什么? 什么是虚存?它要解决什么矛盾?怎样解决? 在采用虚存的计算机中,需要增加那些硬件电路? 什么是终端?它有哪些形式? 什么是哑终端?有哪些哑终端? 解读图6.2 该电路可用什么电路代替? (湖南师大附中内部资料)高三化学习总复习课件:高三第五次周考试卷分析课0801(课件)(培训课件)班组建设与5S管理培训多媒体计算机系统常用硬件设备教材 计算机结构与逻辑设计 强化班04级 (第十一次课) 测验评述 A1 Di A0 Do R/W CS 上图为4×1集成存储单元,试将其扩展为8×2的存储器。 因为是Di和Do,所以是 4×1而不是4×2 方法:先进行位扩展,构成 4×2再进行字扩展,构成8×2(或相反) 位扩展——地址、控制端并联, 输出端分别输出 字扩展——地址、R/W端并联, 输出端分别并联 用高位地址控制片选端 A1 Di A0 Do R/W CS A1 Di A0 Do R/W CS A1 A0 R/W CS Di1 Do1 Di0Do0 A1 Di A0 Do R/W CS A1 Di A0 Do R/W CS A1 A0 R/W CS Di1 Do1 Di0 Do0 A1 Di A0 Do R/W CS A1 Di A0 Do R/W CS A2 1 A1 A0 R/W 先字扩展(4×1——8×1),再位扩展 A1 D1 A0 D0 R/W CS A1 D1 A0 D0 R/W CS A1 A0 R/W Di Do 1 A2 两片电路,如片选(地址)相同,输出分开——位扩展 片选(地址)不同,输出并联——字扩展 A1 D1 A0 D0 R/W CS A1 D1 A0 D0 R/W CS A1 A0 R/W Di1Do1 1 A2 A1 D1 A0 D0 R/W CS A1 D1 A0 D0 R/W CS D1 D0 1 Di0Do0 可以套用书上的画法 A1 D1 A0 D0 R/W CS A0 A1 A1 D1 A0 D0 R/W CS A1 D1 A0 D0 R/W CS A1 D1 A0 D0 R/W CS R/W A2 Di0Di1Do0Do1 最多的错误 A1 D1 A0 D0 R/W CS A0 A1 A1 D1 A0 D0 R/W CS A1 D1 A0 D0 R/W CS A1 D1 A0 D0 R/W CS R/W A2 Di0Di1Do0Do1 1。相同的地址输出并联 2。不同的地址输出不同 更严重的错误 A1 D1 A0 D0 R/W CS A0 A1 A1 D1 A0 D0 R/W CS A1 D1 A0 D0 R/W CS A1 D1 A0 D0 R/W CS R/W A2 Di0Di1Do0Do1 A1 D1 A0 D0 R/W CS 上图为4×2集成存储单元,试将其扩展为8×4的存储器。 4×2指的是存储器中存储矩阵的容量,4是其地址数。若写2×2,则是指地址码位数为2。 此处是D1和D0,不是Di和Do——现在的存储器的输入端和输出端是公共的,即所谓I/O端。 方法:先进行位扩展,构成 4×4再进行字扩展,构成8×4 (或相反) 位扩展——地址、控制端并联, 输出端分别输出 A1 D1 A0 D0 R/W CS A1 D1 A0 D0 R/W CS A1 A0 R/W CS D3 D2 D1 D0 字扩展——地址、R/W端并联,

文档评论(0)

gz2018gz + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档