FPGA6-设计实例.ppt

  1. 1、本文档共38页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
FPGA6-设计实例

FPGA设计基础 设计实例 BCD码到余3码的转换电路 BCD码和余3码之间有如下关系: -BCD码加3即为余3码。 -余3码是一个自补码,即对于任意一个余3码a,存在另外一个a’, 使得a+a’=9。 电路设计要求: 假设码流以串行流的形式进入转换电路,并以串行流的方式进行发送,BCD码的低位先进入本转换电路,余-3码的低位先发送 /* SIN_POUT_SHIFT */ module SIN_POUT_SHIFT ( RSTB, IN, CLK, Q ); input RSTB, CLK, IN; output [3:0] Q; reg [3:0] Q; always @( posedge CLK or negedge RSTB ) Q = ( !RSTB )? 0: {Q,IN}; endmodule 把4位的并行数据转换为符合以下协议的串行数据流,数据流用scl和sda两条线传输,sclk为输入的时钟信号,data[3:0]为输入数据,d_en为数据输入的使能信号。 module ptos ( d_en ,data ,scl ,sclk ,sda,rst ); input d_en , rst; wire d_en ; input [3:0] data ; input sclk ; wire sclk ; output scl ; output sda ; wire sda ; reg scl,link_sda,sdabuf; reg[3:0] databuf; reg[7:0] state; assign sda=link_sda? sdabuf:1bz; parameter ready = 8 start = 8 bit1 = 8 bit2 = 8 bit3 = 8 bit4 = 8 bit5 = 8 stop = 8 always @(posedge sclk or negedge rst) begin if(!rst) scl=1; else scl=~scl; end always @( posedge d_en) begin databuf=data; end // FSM always @ (negedge sclk or negedge rst) if(!rst) begin link_sda=0; state=ready; sdabuf=1; end else begin case (state) ready: if(d_en) begin link_sda=1; state=start; end else begin link_sda=0; state=ready; end start: if(scld_en) begin sdabuf=0; state=bit1; end else state=start; bit1: if(!scl) begin sdabuf=databuf[3]; state =bit2; end else state=bit1; bit2: if (!scl) begin sdabuf=databuf[2]; state=bit3; end else state =bit2; bit3: if(!scl) begin sdabuf=databuf[1]; state =bit4; end else state =bit3; bit4: if(!scl) begin sdabuf=databuf[0]; state=bit5; end else state =bit4; bit5: if(!scl) begin sdabuf = 0; state=stop; end else state =bit5; stop: if(scl) begin sdabuf=1; state=ready; end else state =stop; default: begin link_sda=0; sdabuf=1; state=ready; end endcase end

文档评论(0)

qwd513620855 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档