EDA技术与应用教学(张静秋)第3讲 PLD开发工具及其图形设计方式.pdfVIP

EDA技术与应用教学(张静秋)第3讲 PLD开发工具及其图形设计方式.pdf

  1. 1、本文档共40页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
KX康芯科技 第3讲Quartus及图形设计方法 3.1 图形设计法设计步骤 3.2 全加器设计 3.3 频率计设计 KX康芯科技 Quartus II是Altera提供的FPGA/CPLD开发集成环境 图形或 Analysis Synthesis Filter Assembler HDL编辑 (分析与综合) (适配器) (编程文件汇编) 编程器 Timing Analyzer (时序分析器) 设计输入 综合或编译 适配器件 下载 仿真 Quartus II设计流程 KX康芯科技 Quartus的设计界面 KX康芯科技 Quartus支持的器件及其适配器 KX康芯科技 3.1 图形设计法设计步骤 1. 为工程设计建立文件夹 并可添加已经建立的设计文件 注意: 文件夹名最好不用中文,不可带空格。 KX康芯科技 3.1 图形设计法设计步骤 2. 选择所用的PLD器件、添加其它EDA工具 KX康芯科技 3.1 图形设计法设计步骤 3. 新建图形文件并打开器件库 使用原理图输入方法设计, 必须选择打开原理图编辑器 *.bdf KX康芯科技 在图形文件编辑区 3.1 图形设计法设计步骤 点击鼠标右键 打开菜单,并选择 “Enter Symbol” 4. 在三个器件库中选择所需器件并连线 打开元件输入对话框 选择基本硬件库 中的逻辑元件 双击鼠标左键 打开基本硬件库 KX康芯科技 3.2 全加器设计示例 我们需要先做一个底层,和一个然后做顶层设计 h_adder 半加器 f_adder全加器 KX康芯科技 3.2 全加器设计示例 1. 建立底层图形设计文件——半加器

文档评论(0)

1243595614 + 关注
实名认证
文档贡献者

文档有任何问题,请私信留言,会第一时间解决。

版权声明书
用户编号:7043023136000000

1亿VIP精品文档

相关文档