- 1、本文档共55页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
佳木斯大学 电工教研室制 第17章 数字电路基础 17.3 门电路 2. CMOS与非门及或非门 CMOS与非门的电路结构 CMOS或非门电路结构 电路的构成特点: 1) CMOS与非门驱动管串联,负载管并联; 2) CMOS或非门驱动管先串联后并联,负载管先并联后串联 佳木斯大学 电工教研室制 第17章 数字电路基础 17.3 门电路 3.集成逻辑门的性能比较 集成逻辑门的主要技术指标比较表 参数 电路类型 TTL74LS系列 CMOS系列 UOH/V 4.6 2.7 UOL/V 0.05 0.5 UIH/V 3.5 2 UIL/V 1.5 0.8 IOH/mA -0.51 -0,4 IOL/mA 0.51 8 tPD/ns 50 10 单门功耗/mw 10-5 2 电源电压/V 3~18 4.75~5.25 佳木斯大学 电工教研室制 第17章 数字电路基础 17.4 触发器 17.4 触发器 能够快速存储一位二进制数字信号的基本单元电路叫做触发器。按其稳定工作状态可分为双稳态触发器、单稳态触发器和无稳态触发器。按其逻辑功能分有RS触发器、JK触发器、D触发器和T触发器等。 17.4.1 RS触发器 1.基本RS触发器 b)逻辑符号 a) 电路结构 佳木斯大学 电工教研室制 第17章 数字电路基础 17.4 触发器 RS触发器逻辑状态表 Qn Qn+1 功能 1 1 1或0 Qn 保持 0 1 1或0 0 清0 1 0 1或0 1 置1 0 0 1或0 × 禁用(不定) 由或非门组成的RS触发器及逻辑符号 a) 电路结构 b)逻辑符号 佳木斯大学 电工教研室制 第17章 数字电路基础 17.4 触发器 2 同步RS触发器 a) 电路结构 b)逻辑符号 同步RS触发器逻辑状态表 S R Qn Qn+1 功能 0 0 1或0 Qn 保持 0 1 1或0 0 置0 1 0 1或0 1 置1 1 1 1或0 × 禁用 佳木斯大学 电工教研室制 第17章 数字电路基础 17.4 触发器 同步RS触发器的CP、S、R、Q对应的波形图 同一时钟脉冲作用期间,输入端的状态可能引起触发器输出发生两次以上翻转的情况,称为触发器空翻。 17.4.2 JK触发器 主从JK触发器由两个同步RS触发器等组成,分为主触发器和从触发器,由时钟脉冲C控制,先使主触发器触发,而后使从触发器触发,因而称为主从结构触发器。 佳木斯大学 电工教研室制 第17章 数字电路基础 17.4 触发器 a) 电路结构图 b) 逻辑符号 JK触发器的逻辑状态表 J K Qn Qn+1 功能 0 0 1或0 Qn 保持 0 1 1或0 0 置0 1 0 1或0 1 置1 1 1 1或0 计数 佳木斯大学 电工教研室制 第17章 数字电路基础 17.4 触发器 JK触发器的波形图 17.4.3 维持阻塞结构D触发器 D触发器的电路结构、逻辑符号如图所示,由6个与非门组成,其中G1、G2 组成基本触发器,G3、G4 组成时钟控制电路,G5、G6组成数据输入电路。 当CP=0时,无论D为何值,触发器状态维持不变;从0上跳1时,Qn+1=D,即D触发器为上升沿触发器 。 佳木斯大学 电工教研室制 第17章 数字电路基础 17.4 触发器 a) D触发器的结构图 D触发器逻辑状态表 b)逻辑符号 D Qn Qn+1 功能 0 0或1 0 置0 1 0或1 1 置1 画出D触发器Q的波形 第17章 数字电路基础
文档评论(0)