电子技术基础课件作者庄丽娟主编1_第6章节组合逻辑电路.ppt

电子技术基础课件作者庄丽娟主编1_第6章节组合逻辑电路.ppt

  1. 1、本文档共77页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第6章 组合逻辑电路 6.1 门电路 6.2 组合逻辑电路的分析方法和设计方法 6.3 编码器 6.4 译码器 6.5 数据选择器和分配器 6.6 加法器和数值比较器 6.7 基础实验 6.8 技能训练 6.9 本章小节 图6-15 2位二进制编码器逻辑图 采用组合逻辑电路的分析方法对图6-20进行分析,可列出各输出逻辑表达式为: 由输出表达式可列出编码表见表6-4所示。 1 1 0 0 0 1 0 1 0 0 1 0 1 0 0 1 0 0 0 0 1 0 0 0 Y0 Y1 I0 I1 I2 I3 表6-4 2位二进制编码器编码表 表中逻辑1为有效电平;逻辑0为无效电平。 2.优先编码器 优先编码器是当多个输入端同时有信号时,电路只对其中优先级别较高的输入信号进行编码。编码具有唯一性。优先级别是由编码器设计者事先规定好的。 二、集成优先编码器 1.集成3位二进制优先编码器74LS148 图6-16 74LS148优先编码器 a) 逻辑符号 b) 引脚图 表6-5 74LS148的逻辑功能表 为使能输入端,低电平有效,即只有当 =0时, 为选通输出端, 输出低电平时,表示 为扩展输出端,当 =0时, =0,说明有编码信号输入, =1表示不是编码输出。 编码器才工作。 “电路工作,但无编码输入”。 只要有编码信号,则 输出信号是编码输出; 用两片74LS148级联起来,可以构成16线-4线优先编码器, 如图6-17所示。 2.集成二—十进制优先编码器74LS147 74LS147是10线—4线8421BCD码优先编码器,它有10个输入端和4个输出端,能把十进制数转换为8421BCD码。输入端和输出端都是低电平有效, 6.4 译码器 译码是编码的逆过程,它的功能是将具有特定含义的二进制码转换成对应的输出信号,具有译码功能的逻辑电路称为译码器。常用的译码器有二进制译码器、二—十进制译码器和显示译码器三类。 一、二进制译码器 图6-18 74LS138译码器 a) 逻辑符号 b) 引脚图 如图6-18所示为74LS138的符号图和引脚图,其逻辑功能表 见表6-6所示。 表6-6 74LS138译码器的逻辑功能表 译中为0 高电平有效 低电平有效 禁止译码 译码工作 根据功能表,其输出函数表达式分别为: 如图6-19所示,用两片74LS138级联起来,可以构成 16线-4线译码器。 图6-19 用两片74LS138实现4线-16线译码器 例6-3 用74LS138实现函数 解:(1)将函数式变换为最小项之和的形式 (2)将输入变量A、B、C分别接入了A2、A1、A0端,并将使能端接有效电平。 (3)由于74LS138是低电平输出,所以将函数表达式变换为: (4)在译码器的输出端加一个与非门,即可实现给定的 逻辑函数,如图6-20所示。 图6-20 例6-3的逻辑图 如图6-21所示为74LS42的符号图和引脚图,它具有自动拒绝伪码的功能。 二、二—十进制译码器 二—十进制译码器是把8421BCD码译为10个不同的输出,以表示人们习惯的十进制数的电路。二—十进制译码器也称4线—10线译码器。 图6-21 二—十进制译码器74LS42 a) 逻辑符号 b) 引脚图 三、显示译码器 1.显示器件 图6-22 七段数字显示器 a) 管脚排列图 b) 共阴极接线图 c) 共阳极接线图

文档评论(0)

时间加速器 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档