EDA PFGA时序电路的自动化设计与分析.pdf

  1. 1、本文档共38页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA PFGA时序电路的自动化设计与分析

第8章 时序电路的自动化设计与分析 8.1 深入了解时序逻辑电路性能 8.1.1 基于74161宏模块的计数器设计 8.1 深入了解时序逻辑电路性能 8.1.1 基于74161宏模块的计数器设计 8.1 深入了解时序逻辑电路性能 8.1.2 进位控制电路改进 8.1 深入了解时序逻辑电路性能 8.1.3 控制同步加载构建计数器 8.1 深入了解时序逻辑电路性能 8.1.4 利用预置数据控制计数器进位 8.1 深入了解时序逻辑电路性能 8.1.4 利用预置数据控制计数器进位 8.1 深入了解时序逻辑电路性能 8.1.4 利用预置数据控制计数器进位 8.2 一般模型结构的任意进制计数器 8.2.1 基于一般模型的10进制计数器设计 8.2 一般模型结构的任意进制计数器 8.2.1 基于一般模型的10进制计数器设计 8.2 一般模型结构的任意进制计数器 8.2.1 基于一般模型的10进制计数器设计 8.2 一般模型结构的任意进制计数器 8.2.2 含自启动电路的十进制计数器的设计 8.2 一般模型结构的任意进制计数器 8.2.3 有限状态机讨论 8.3 任意进制异步控制型计数器设计 8.4 四位同步自动预置型计数器设计 8.4 四位同步自动预置型计数器设计 8.4 四位同步自动预置型计数器设计 8.4 四位同步自动预置型计数器设计 8.5 基于LPM宏模块的计数器设计 8.5.1 计数器LPM模块文本文件的调用 (1)打开宏功能块调用管理器。 8.5 基于LPM宏模块的计数器设计 8.5.1 计数器LPM模块文本文件的调用 (2 )单击Next按钮后打开如图8-34所示的对话框。 8.5 基于LPM宏模块的计数器设计 8.5.1 计数器LPM模块文本文件的调用 (3 )再单击Next按钮,打开如图8-35所示的对话框。 (4 )再单击Next按钮,打开如图8-36所示的对话框。 8.5 基于LPM宏模块的计数器设计 8.5.1 计数器LPM模块文本文件的调用 8.6 步进电机控制电路设计 8.6.1 步进电机原理简介 8.6 步进电机控制电路设计 8.6.2 步进电机单向旋转控制电路设计 8.6 步进电机控制电路设计 8.6.2 步进电机单向旋转控制电路设计 8.6 步进电机控制电路设计 8.6.2 步进电机单向旋转控制电路设计 8.6 步进电机控制电路设计 8.6.3 步进电机双向旋转控制电路设计 8.6 步进电机控制电路设计 8.6.3 步进电机双向旋转控制电路设计 8.7 序列检测器状态机设计 8.7 序列检测器状态机设计 8.8 数字频率计设计 8.8 数字频率计设计 8.8.1 双十进制计数器设计 8.8 数字频率计设计 8.8.2 六位十进制计数器设计 8.8 数字频率计设计 8.8.2 六位十进制计数器设计 8.8 数字频率计设计 8.8.3 测频时序控制电路设计 8.8 数字频率计设计 8.8.4 顶层电路设计与测试 8.9 模型电饭煲控制电路设计 1. 状态机输入信号定义(类似于图7-52的Din[v..0] ) 2. 状态机输出信号定义(类似于图7-52的Do[m..0] ) 8.9 模型电饭煲控制电路设计 3. 状态机控制流程确定

文档评论(0)

yaocen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档