EDA设计(II)实验报告优秀(多功能数字钟).pdf

EDA设计(II)实验报告优秀(多功能数字钟).pdf

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA设计(II)实验报告优秀(多功能数字钟)

南 京 理 工 大 学 课程设计实验报告 课程名称 : EDA设计(Ⅱ) 作 者: 李 培 学 号 : 1104520230 学院(系): 电子工程与光电技术学院 专 业: 光电信息工程 题 目: 多功能数字钟的设计 班 恬 指导者: (姓 名) (专业技术职务) 评阅者: (姓 名) (专业技术职务) 二〇一三年十一月 EDA 设计(Ⅱ)实验报告中文摘要 利用Quartus Ⅱ软件完成了多功能数字钟的设计,并通过FPGA 实验箱进行了 模拟。该数字钟是采用数字电路实现对“时”、“分”、“秒”数字显示的 24 小时计 时装置。具有时间显示、校时校分、保持清零、整点报时等功能。数字钟电路设 计模块主要由脉冲产生电路、计时电路、校时校分电路、整点报时电路和译码显 示电路等组成。同时基于篮球比赛的 24s 比赛规则,增加了 24s 倒计时模块等以 实现 24s 规则的功能。经过FPGA 实验箱模拟测试之后,发现设计正确,计时准 确,功能完备。 关键词 Quartus Ⅱ 多功能数字钟 FPGA 校时校分 整点报时 24s倒计时模块 EDA 设计(Ⅱ)实验报告外文摘要 Title The Design of a Multifunctional Digital Clock Abstract The design of a multifunctional digital clock is accomplished by the use of the software Quartus Ⅱ and stimulated properly on the FPGA (Field -Programmable Gate Array ) experimental box. The digital clock is a 24-hour timing device that implements the digital display of second, minute and hour by the digital circuits. It has the functions of time displaying, time adjusting, alarming, keeping and clearing. The design module of the digital clock is mainly composed of pulse-generating circuit, time-adjusting circuit, keeping and clearing circuit, chiming circuit and displaying circuit. In addition, based on the 24s rule in the basketball match, the module of 24s countdown circuit is added to realize the rule with the combination of the basic functions. The stimulation and test on the FPGA experimental box shows that the design is correct and the digital clock is able to time accuratel

文档评论(0)

yaocen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档