第8章 时序逻辑电路功能器件 新x.ppt

  1. 1、本文档共79页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第8章 时序逻辑电路功能器件 新x

异步预置数法适用于具有异步预置端的集成计数器。 例:用集成计数器74191和与非门组成的余3码10进制计数器。 计数器(42 )—任意进制计数器 LD 3 Q 2 Q U/D S CP 0 D 1 D 2 D 3 D U/D CPO 1 Q 0 Q 74191 ∧ 0 0 计数脉冲 Q 3 0 Q Q 2 1 Q 1 1 0 0 0 例分析下图的计数器在 和 时各为几进制,并画出相应的状态转换图。 例分析下图的计数器在 和 时各为几进制,并画出相应的状态转换图。 MN情况 计数器的级联:(串行进位方式、并行进位方式、整体置零方式和整体置数方式) 例3 试用两片74160构成64进制计数器 1 1 1 1 0 0 0 0 Q0 Q1 Q2 Q3 D0 D1 D2 D3 74160低 EP ET CO LD RD Q0 Q1 Q2 Q3 D0 D1 D2 D3 74160高 EP ET CO LD RD CP 1 1 1 1 CP CP 方法一: 先用两片74160采用并行进位构成100进制计数器,然后再用“整体置数”法构成64进制计数器。 计数器(43 )—任意进制计数器 计数器(45 )—任意进制计数器 例4 试用两片74161构成100进制计数器 1 1 0 0 0 0 0 1 Q0 Q1 Q2 Q3 D0 D1 D2 D3 74161 EP ET CO RD LD Q0 Q1 Q2 Q3 D0 D1 D2 D3 74161 EP ET CO RD LD CP 1 1 1 1 CP CP 1 1 方法二:通过串行进位的方法构成256进制计数器,再用“同步置零” 法构成100进制计数器。 计数器(46 )—任意进制计数器 思考题:设计一个具有“时”,“分”,“秒”的十进制数字显示(小时为二十四进制)数字钟 ? 方法三:当M可分解成N1和N2时,可将两个计数器分别接成N1进制计数器和N2进制计数器,然后再将两个计数器级联起来。因此,100进制计数器可由两个10进制计数器级联而成。 Q0 Q1 Q2 Q3 D0 D1 D2 D3 74161 EP ET CO LD RD 1 1 CP 1 0 0 1 1 Q0 Q1 Q2 Q3 D0 D1 D2 D3 74161 EP ET CO LD RD 1 0 0 1 1 1 CP CP (2)按要求设计组合输出电路。 计数器+组合输出电路 2. 电路组成 3. 设计过程 (1)根据序列码的长度S设计模S计数器,状态可以自定; 1. 序列信号 按一定规则排列的周期性串行二进制码 序列信号发生器(1) 例1:产生110001001110序列码 第一步:设计计数器 1.序列长度S=12,设计一个模12计数器 2.选用74161 3.采用同步预置法 4.设定有效状态为Q3Q2Q1Q0=0100~1111 序列信号发生器(2) 第二步:设计组合电路 D C B A L 0 0 0 0 × 0 0 0 1 × 0 0 1 0 × 0 0 1 1 × 0 1 0 0 1 0 1 0 1 1 0 1 1 0 0 0 1 1 1 0 1 0 0 0 0 1 0 0 1 1 1 0 1 0 0 1 0 1 1 0 1 1 0 0 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 0 序列信号发生器(3) 2. 画卡诺图 DC BA 00 01 11 10 00 01 11 10 × × × × 1 1 0 0 0 1 0 0 1 1 0 1 D C B A L 0 0

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档