- 1、本文档共26页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA第章 有限状态机设计技术
第8章;有限状态机的简介;有限状态机分类;Mealy型有限状态机;8.1.2 状态机的一般结构;2. 主控时序过程:状态机的运转和状态转换的过程;8.1.2 状态机的一般结构;8.1.2 状态机的一般结构;8.1.3 初始控制与表述; 用状态机设计一个二进制序列检测器,其功能是检测一个4位二进制序列“1111”,即输入序列中如果有4个或4个以上连续的“1”出现,输出为1,其它情况下,输出为0。;有限状态机(FSM)设计;“1111”序列检测器的Verilog描述;“1111”序列检测器的Verilog描述;8.2 Moore型状态机及其设计 ;8.2 Moore型状态机及其设计 ;8.2 Moore型状态机及其设计 ;8.2 Moore型状态机及其设计 ;8.2 Moore型状态机及其设计 ;8.2 Moore型状态机及其设计 ;8.2 Moore型状态机及其设计 ;输出次态逻辑 ;8.3 Mealy型状态机设计 ;设计举例:检测序基于状态机的设计要点;基于状态机的设计要点;基于状态机的设计要点
文档评论(0)