企业人才需求表.docVIP

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
企业人才需求情况表 企业名称 无锡中微亿芯有限公司 地 址 江苏省无锡市蠡园开发区530大厦2号楼2003室 联系人 蒋女士 电话 0510子 邮箱 jiangby@ 企业基本情况: 无锡中微亿芯有限公司拥有实力雄厚的设计团队,专注于互联SoC产品的开发,致力于为客户提供安全可靠的互联SoC芯片、设计开发软件及系统解决方案。公司坚持以自主创新为引领,积累了Serdes、PCIe、MAC、嵌入式RAM、DSP等丰富的IP,具备将数字、模拟、定制等各种形式的电路进行集成的能力,具备系统级封装(SIP)的设计能力;同时,公司提供配套的设计开发软件、丰富的应用评估系统以及完整的系统解决方案。 无锡中微亿芯有限公司秉承“‘亿芯’一意为您:您的成功,我的责任!”的文化理念,积极营造活力舒适、积极向上的工作氛围,努力与客户、合作伙伴以及公司员工一起携手同行、共创辉煌! 1、公司性质为国企?????? 2、一经录用,公司提供无锡最高比例标准的社保、公积金,提供工作午餐,加班晚餐,传统节日与员工生日都会有礼金发放。 ??????3、公司由具有多年工作经验的海外专家团队带领,进行公司技术研发与管理工作,带来最前沿的技术研发与管理理念,公司提倡分享、开放的企业文化。提供最好的工作与学习氛围。? ??????4、公司,具体待遇看个人面试沟通结果。 2、完成软件系统代码的实现,编写代码注释和开发文档; 3、详细进行设计、系统、接口程序开发;辅助进行系统的功能定义,程序设计; 4、建设、维护和研发工作相关的软硬件环境。 微电子/通信工程/集成电路设计等相关专业 硕士 5 集成电路设计工程师 1、 具有分数分频PLL频率综合器设计经验,能独立设计分数分频器; 2 、具有设计自适应片内校准端接电阻经验; 3、熟悉一些通信协议尤佳,例如PCIe2.0, Gigabit Ethernet, XAUI, Aurora 等; 4、 熟练使用hspice, Spectre 等仿真工具,熟悉Verilog-A 描述语言。 微电子/通信工程/集成电路设计等相关专业 硕士 5 测试验证工程师 1、 验证IP模块功能和对整个器件的功能验证; 2、 完成设计自动化回归测试套件开发; 3、 完成设计电路验证工具和脚本; 4、 具有良好的数字电路设计基础,有经验者优先; 5、 掌握Simulation、Verilog HDL,熟悉Perl、TCL-TK、Shell脚本和C++。 微电子/通信工程/集成电路设计等相关专业 硕士 5 SERDES电路设计工程师 1、 熟悉SERDES电路工作原理,有CDR,DFE,linear equalizer, pre-emphasis, PLL 及DCI (Dynamic Calibration Impedance)等模块设计经验,或者具有其中几个模块设计经验。 2、 了解下列通信协议尤佳:PCIe (1.0,2.0),Gigabit Ethernet,XAUI 等。 3、熟练掌握Verilog-A 和Perl语言,会使用hspice, hspicerf 和 Spectre 等仿真工具。 微电子/通信工程/集成电路设计等相关专业 硕士 5 Layout版图设计工程师 1、根据电路模块的逻辑图或网表,完成符合45nm CMOS设计规则进行正确布局; 2、参与系统方案的时钟、复位、电源的布局规划; 3、参与45nm CMOS 深亚微米芯片全定制版图设计; 4、 具有Virtuoso 版图设计工具或者等效的布局工具经验,熟悉UNIX操作系统; 5、 熟悉 Calibre DRC, LVS和LPE验证流程或者等效工具的验证流程; 6、了解半导体物理知识,熟悉工艺流程; 7、具有良好的数字、模拟电路设计基础,有正向芯片逻辑设计经验者优先。

文档评论(0)

uvze270 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档