16年软件篇.pdf

  1. 1、本文档共130页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
16年软件篇

软件篇 Ch10 QuartusQuartus Ⅱ操作基础 Quartus Ⅱ操作基础 目 录 Quartus Ⅱ的设计流程 Quartus Ⅱ软件的用户界面 设设计计的的输输入入 设计的编译 设计的仿真验证 设计的器件配置和编程 QuartusⅡ的设计流程 ® ® Quartus II是 Altera 出P击A比代比CPLD集成开发软件, 有完善的视化设计境,含有 出P击A比代CPLD比设计所有 阶阶段段的的解解方方案案,,并并有有标标准准的的EEDDAA接接口口 基于QuartusII进行EDA设计开发的流程包含如骤 QuartusⅡ的设计流程 (该)设计输入(Design比Entry) Design比Specification -设计者利用硬件述语言或图形 方式对设计的要求进行行或结构述 (详)能仿真(出unction比比Simulation) 验证设计的逻辑能是否确(带延时) LE M512M512 巧巧 综综合合((SSyynntthheessiiss)) LE --将设计转换器件体的基本模块 如LE,储器 M4K I/O 块I代O单元等 --并对设计进行优化,满足面和性能束的要求 4布局和布线 Place比比Route 将基本模块映射到目标器件的体置, 并指定布线资源 QuartusⅡ的设计流程 tclk 5时序分析(Timing比Analysis) 验证设计是否满足时序性能要求 6时序仿真(Timing比Simulation) 验证设计的逻辑能和时序性能是否 确确((带带延延时时)) 7 PCB仿真测试(PCB比 Simulation比比Test) 将编程目标文件载到PCB的 PLD器件中,然测试系统是否 按照预定的要求确地作 几乎所有些骤由 EDA比自动完成毕比 设计人员只需简单地当的设计输入方式来述设计 QuartusⅡ的设计流程 设计要求 (1) 设计输入 设计修改 (2)

文档评论(0)

junzilan11 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档