6_时序逻辑与FSM_2_61890535.pdf

  1. 1、本文档共66页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
6_时序逻辑与FSM_2_61890535

时序逻辑设计与FSM 1 基本概念 2 基本时序逻辑单元-触发器 4 3 Accomplishments 同步时序电路分析和设计方法 4 典型的时序逻辑电路 5 FSMD模型 1 时序电路的分类  同步时序电路  电路中所有触发器 使用同一个时钟  需要改变状态的触 发器都在同一时刻 改变其状态  异步时序电路  电路中触发器不一 定使用同一个时钟  需要改变状态的触 发器只要其触发条 件满足就改变状态 同步时序电路的分析方法  写出各触发器的激励方程 (驱动方程)  把得到的驱动方程代入到触发器的特性方程,得到次态 方程  按照电路图得到输出方程  根据次态方程和输出方程得到状态表 x SET  得到时序电路的状态图 J Q y FF 1 y z  画出时序图 K CLR Q  确定电路行为 x x x SET J Q y FF2 x y K CLR Q clock

文档评论(0)

ranfand + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档