实验三总线传送技术.docVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验三总线传送技术

实验三 总线传送技术 学号:20121060282 姓名:乔丹 一、实验目的 掌握计算机总线的工作原理和数据传输技术 熟悉建立和使用计算机总线的方法及所有器件特性 二、实验原理 计算机全部工作过程,可以看成是信息的传送和加工过程;信息传送在机器内部是极为频繁的,为减少机器中的信息传输线、节省器件,提高传送能力及可靠性,采用总线方法是必不可少的,建立总线的基本原则是①互斥性:挂总线的各总线驱动器(发送端)必须具有分时操作的可能性,不允许在同一总线上同时有两个发送源发送信息。②一致性:同一总线中所用挂总线的器件类型要一致;通常用做总线的器件有两种:OC门和三态门,前者负载能力较小,只能用于小规模的传送应用中;而三态门是目前应用较多的总线传送器件。在这类型件中,最常见的有74LS244、74LS245,另外如74LS373、INTEL8212等器件也都可直接与总线相连。 下面介绍一种总线实验方案,如图2-1所示: 图2-1 总线传送技术实验框图(例) 上图所示为一个小型总线传送系统,共有五个部件在同一总线上,其中、为总线的发送部件,、接收部件,部件可双向传送,既可作发送端,也可作接受端。因此在同一总线上共挂上三个传送源,但在同一时间只允许传送一个发送端发送的信息,例如时可以→、、,时可传送从→、、。但绝不能在同一时刻,例如时,同时作→、→的信息传送,也就是说建立总线必须遵循互斥性原则。在此本实验中、、、、均采用三态传输器件。因此上图的总线设想可转化为图2-2所示的实现方案。 从图中可看出,地址信息及数据信息都是通过同一组数据开关经三态传输门挂上总线,再发送相应的部件的。要区分送入总线的信息是地址还是数据,可以通过对操作时序的控制来实现,本实验由于地址值及内容数据都是通过数据开关人工加载的,因此区分总线上的地址和数据信息也就是人为地操作总线上的某些芯片,打入或读出信息。 图2-2 总线传送技术实验方案(例) 三、实验器件 1. 74LS244 内部功能结构见图2-3所示,每芯片装两组。 图2-3 74LS244内部功能结构 2. 74LS273 内部功能结构如图2-4所示。 图2-4 74LS273内部功??结构 四、实验内容 1、根据图2-2所示的实验方案,如果要通过“输出显示”观察到“RAM地址寄存器(AR)”中的数据,请选用适当元器件设计实现。画出实验电路逻辑图,并组装成电路。 2、在设计的电路上实现下列手动单功能操作,并写出操作步骤: (1)开关数据 → 输出显示; (2)开关数据 → RAM地址寄存器(AR); (3)RAM地址寄存器(AR)→输出显示; 设计提示: 用不同的开关控制各个寄存器,并用不同的脉冲对寄存器实现数据打入。 五、实验仪器和器材 1、计算机组成原理实验台和+5V直流稳压电源 2、74LS244、74LS273 七、逻辑电路图 八、实验操作 1.关闭试验箱电源,安原理图组装实验电路。 2.检查无误后,K0=K1-K2=1.打开电源开关。K0=1——0——1,完成对个寄存器的清零。显示灯全部熄灭。 3.开关数据——RAM数据缓冲器 (1)、数据开关D3——D0=0101,K1=1——0 (2)安A1按钮。第一个数据“0101”存入RAM数据缓冲器中,显示灯不亮。 (3)、K1=0——1. 4.开关数据——输出显示: (1)、数据开关D3——D0=1010,K1=1——0 (2)、安A2按钮。第二个数据“1010”存入输出寄存器中,显示灯显示第二个数据“1010”。 (3)、K1=0——1。 5.RAM数据缓冲器——输出显示 (1)、K2=1——0. (2)、安A2按钮,刚才的第一个数据“1010”存入输出寄存器中,显示灯显示第一个数据“1010” (3)、K2=0——1 九‘实验小结 实验中需要接入电源,每个芯片都需接地 Q1\Q2\Q3\Q4不能直接串接,需要一一对应连接.

文档评论(0)

2017ll + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档