二相关知识.pptVIP

  1. 1、本文档共44页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
二相关知识

二、相關知識 構成積體電路內部的主動元件,可分成兩大類,一為雙載子型(bipolar),另一則為單載子型(unipolar)。所謂雙載子型即是主動元件內部信號(電流)的傳遞是以電子(electron)及電洞(hole)這兩種當作載子(carrier)來傳送,電晶體(BJT)就是此種元件。而單載子就是傳送信號僅有一種載子,可為電子,也可為電洞。 若以電子為載子的,稱為n-FET或n-MOS,以電洞為載子的,稱為p-FET或p-MOS,若將n-MOS及p-MOS組成一個元件則稱為C-MOS(Complementary Metal-Oxide-Semiconductor)。 飽和型是工作於飽和區與截止區的兩種狀態,故輸出的邏輯電壓變化較大,且受儲存電荷的影響,以致交換速度較為緩慢,但耗電小。非飽和型數位IC,由於工作在不飽和狀態,它是工作於截止區與工作區的兩種狀態,所以交換速度迅速,耗電也較飽和型多些。 (一)TTL IC   IC因內部容量的多寡又被分為下列幾種: 小型積體電路(SSI):零件數在100個以下;邏輯閘數在12個以下。 中型積體電路(MSI):零件數在100~1000個之間;邏輯閘數在12~100個之間。 大型積體電路(LSI):零件數在1000~10000個之間;邏輯閘數在數百個。 超大型積體電路(VLSI):零件數在10000~100000個之間;邏輯閘數在數千個。 特大型積體電路(ULSI):零件數在100000個以上;邏輯閘數在10000個以上。 TTL主要的特點在輸入部分採用"多射極"(multi-emitter)的方式。 (二)基本TTL閘   輸入端A及B為多射極電晶體的一個射極,此為TTL的特性。 輸出狀態是由相位分離電晶體TR2決定,TR2推動所謂圖騰式(totem-pole)的輸出電晶體。 TR1的CE則提供了一低阻抗路徑,可將TR2的基極儲存電荷很快的放電,因而大為降低儲存時間,增進交換速度,此為TTL電路的優點。 TR3及TR4組成了所謂的圖騰柱(totem-pole)或主動提升(active pull-up)輸出。其目的為提供一個低推動源阻抗。 2.TTL邏輯閘種類 目前,SN54/74TTL數位1C已發展成較重要的7個大類(如表1-3),標準型(SN54/74編號);高速型(SN54H/74H編號);低功率型(SN54L/74L編號);蕭特基(schottky)TTL(SN54S/74S編號);低功率蕭特基TTL(SN54LS/74LS編號);高級蕭特基(74AS編號);高級低功率蕭特基(74ACS編號)。雖然有各種的54/74數位1C可供選擇,但標準型與低功率蕭特基TTL目前用的較普遍。 3.TTL的電氣特性 (1) VIH:其最少值不得低於2V(VIH(mix))。 (2) VIL:其最大值不得超過0.8V(VIL(max))。 (3) VOH:其最低的邏輯1輸出電壓為 2.4V(VOH(min))。 (4) VOL:其最高的邏輯0輸出電壓為0.4V(VOL(max))。 (5) VT:電壓約1.3V。 (6) IIL:其最大值為-1.6mA。(電流方向以流進為正,流出為負)。 (7) IIH:其最大值為40A。(電流方向以流進為正,流出為40μ A)。 (8) IOL :其值不得低於16mA。(此時輸出配對TR下方電晶體所能承受的最小電流)。 (9) IOH:其值不得低於-400A。 (10)IOS:其短路電流範圍為-18mA~-55mA。 4.54/74系的扇出 在前一級同時要推動一個以上的下一級時必須先算最多能推動幾級,即所謂的扇出(fan-out)數。 5.雜訊邊限(noise margin) 在邏輯1的時候,VOH不能低於VIH ,此時我們定邏輯1的雜訊邊限為Δ1, 且 邏輯0的時候,VOL不能高於VIL,此時我們定邏輯0的雜訊邊限為Δ0, 且 設計邏輯電路時,扇出數最好不要太大,若一定要使用時,則可用緩衝器(buffer)以增加驅動能力,或外加電晶體來使用,才不至於造成VOH下降或VOL上升的情況。 若遭受到嚴重的干擾,也可以選擇具有高雜訊邊限的邏輯電路(HTL)。 6.傳播延遲時間(propagation delay time) 通常tPLH與tPHL相當接近,而所謂傳播延遲時間是取兩者的平均值。 7.TTL的輸出組態 圖騰式(Totem pole) (2) 集極開路(open collector) 稱為集極開路輸出,TTL閘的輸出是由Q3的集極開路取出,它的輸出只有0及空接兩種,至於輸出為1的情況則是需要外接一提昇電阻將輸出挽升(pull up)至高電位。 一般集極開路的數位IC,它的輸出

文档评论(0)

118books + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档