单片机课程设计—带有LCD的定时闹钟单片机课程设计—带有LCD的定时闹钟.doc

单片机课程设计—带有LCD的定时闹钟单片机课程设计—带有LCD的定时闹钟.doc

  1. 1、本文档共34页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
单片机课程设计—带有LCD的定时闹钟单片机课程设计—带有LCD的定时闹钟

设计总说明 关键字: AT89C52单片机 LCD显示器 闹钟 目录 4.1 AT89C52单片机简介…………………………………………………4 4.2 电路总体设计…………………………………………………………6 4.3 主程序流程图…………………………………………………………7 详细设计 5.1 设计电路图……………………………………………………………7 5.2 程序代码………………………………………………………………12 5.2.1 时-分程序代码…………………………………………………12 5.2.2 时-分-秒程序代码……………………………………………23 结论 6.1 结果分析………………………………………………………………33 6.2 心得体会………………………………………………………………33 设计总结……………………………………………………………………34 参考文献……………………………………………………………………34 主要内容: 本次课程设计的内容为设计一个以MCS51单片机为核心的带有LCD显示的定时闹钟,完成原理图设计,软件编制及设计报告。 设使用AT89C52单片机结合字符型LCD显示器设计一个简易的定时闹钟LCD时钟,若LCD选择有背光显示的模块,在夜晚或黑暗的场合中也可以使用。 设计本电子定时闹钟的目的和意义 —设置现在的时间。 K2—显示闹铃的时间 K3—设置闹铃的时间。。 K4—闹铃ON/OFF(即按下k4键可以开启或停止声响)的状态设置,定时“开始”按键,启动定时。 K5—复位键 设置当前时间或闹铃时间如下: K1—对时的调整。 K2—对分的调整。 K3—设置完成。 3.2、 显示时-分-秒功能: K1—设置现在的时间。 K2—显示闹铃的时间 K3—设置闹铃的时间。。 K4—设置完成。 K5—闹铃ON/OFF(即按下k4键可以开启或停止声响)的状态设置,定时“开始”按键,启动定时 K6—复位键 设置当前时间或闹铃时间如下: K1—对时的调整。 K2—对分的调整。 K3—对秒的调整。 K4—设置完成。 4、系统设计 4.1 AT89C52单片机简介 89C52,其功能比以往的单片机强大的多。 AT89C52是一种高性能低功耗的采用CMOS工艺制造的8位微控制器,它提供下列标准特征:4K字节的程序存储器,128字节的RAM,32条I/O线,2个16位定时器/计数器, 一个5中断源和两个优先级的中断结构,一个双工的串行口, 片上震荡器和时钟电路。 引脚说明: ·VCC:电源电压 ·GND:地 ·P0口:P0口是一组8位漏极开路型双向I/O口,作为输出口用时,每个引脚能驱动8个TTL逻辑门电路。当对0端口写入1时,可以作为高阻抗输入端使用。 当P0口访问外部程序存储器或数据存储器时,它还可设定成地址数据总线复用的形式。在这种模式下,P0口具有内部上拉电阻。 在EPROM编程时,P0口接收指令字节,同时输出指令字节在程序校验时。程序校验时需要外接上拉电阻。 ·P1口:P1口是一带有内部上拉电阻的8位双向I/O口。P1口的输出缓冲能接受或输出4个TTL逻辑门电路。当对P1口写1时,它们被内部的上拉电阻拉升为高电平,此时可以作为输入端使用。当作为输入端使用时,P1口因为内部存在上拉电阻,所以当外部被拉低时会输出一个低电流(IIL)。 ·P2口:P2是一带有内部上拉电阻的8位双向的I/O端口。P2口的输出缓冲能驱动4个TTL逻辑门电路。当向P2口写1时,通过内部上拉电阻把端口拉到高电平,此时可以用作输入口。作为输入口,因为内部存在上拉电阻,某个引脚被外部信号拉低时会输出电流(IIL)。 P2口在访问外部程序存储器或16位地址的外部数据存储器(例如MOVX @ DPTR)时,P2口送出高8位地址数据。在这种情况下,P2口使用强大的内部上拉电阻功能当输出1时。当利用8位地址线访问外部数据存储器时(例MOVX @R1),P2口输出特殊功能寄存器的内容。 当EPROM编程或校验时,P2口同时接收高8位地址和一些控制信号。 ·P3口:P3是一带有内部上拉电阻的8位双向的I/O端口。P3口的输出缓冲能驱动4个TTL逻辑门电路。当向P3口写1时,通过内部上拉电阻把端口拉到高电平,此时可以用作输入口。作为输入口,因为内部存在上拉电阻,某个引脚被外部信号拉低时会输出电流(IIL)。 P3口同时具有AT89C52的多种特殊功能,具体如下表1所示: 端口引脚 第二功能 P3.0 RXD (串行输入口) P3.1 TXD(串行输出口) P3.2 (外部中断0) P3.3 (外部中断1) P3.4 T0(定时器0) P3.5 T1(定时器1) P3.

您可能关注的文档

文档评论(0)

cduutang + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档