《四位移位寄存器.docVIP

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《四位移位寄存器

新疆大学 实习(实训)报告 实习(实训)名称: 电工电子实习 学 院: 建筑工程学院 专 业、 班 级: 给水排水09-1班 指 导 教 师: 王红琳 、玛依拉 报 告 人: 李佳瑞 学 号: 20092206004 时 间: 2011年7月1日 至2011年7月8日 实习主要内容: 1:了解EDA技术的发展及应用; 2:掌握VHDL语言的基础知识,熟悉在数字电路系统设计中VHDL程序设计; 3:学习MAX+PLUSⅡ软件的应用方法; 4:应用EDA技术的设计方法完成译码扫描显示电路的设计(采用原理图和文 5:本法两种方法实现),并在MAX+PLUSⅡ上仿真。 主要收获体会与存在的问题: (一)收获体会: 1、初步学会了MAX+PLUSⅡ软件的应用方法。可以做一些简单的电路设计图,可以在编译时对简单的电路图进行修改。最后可以对其做出仿真波形; 2、了解了VHDL语言的工作原理,它与高级计算机高级语言很相似。通过编译,可以仿真出简单的电路。 3、通过老师的讲解,了解了EDA的发展历史和发展的前景。了解了电路仿真技术。 (二)存在的问题: 1、对 MAX+PLUSⅡ软件的操作不够熟练,总是重复一些程序,以至于降低了做题的效率。我想今后我一定会努力加强各种电脑软件的练习与运用。 2、对逻辑电路原理方面的知识掌握的不够熟练,编辑程序时经常出错,应该及时上网或去图书馆查阅资料,这样在实习做题时效率就不会太慢。 指导教师意见: 建议成绩: 指导教师签字: 年 月 日 备注: 四位右移移位寄存器电路的设计 绪论: EDA (Electronic Design Automation):EDA技术就是依靠功能强大的电子计算机,在EDA 工具软件平台上,对以硬件描述语言HDL(Hardware Description Language)为系统逻辑描述手段完成的设计文件,自动地完成逻辑编译、化简、分割、综合、优化、仿真,直至下载到可编程逻辑器件CPLD/FPGA或专用集成电路ASIC(Application Specific Integrated Circuit)芯片中,实现既定的电子电路设计功能。EDA是在20世纪90年代初从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来的。一般把EDA技术的发展分为CAD、CAE和EDA三个阶段。硬件描述语言HDL是EDA技术中的重要组成部分,常用的硬件描述语言有AHDL、VHDL和Verilog HDL,而VHDL和Verilog HDL是当前最流行的并成为IEEE标准的硬件描述语言。 MAX+PLUSⅡ简介:MAX+PLUSⅡ是Altera公司提供的FPGA/CPLD开发集成环境,Altera是世界上最大可编程逻辑器件的供应商之一。MAX+PLUSⅡ界面友好,使用便捷,被誉为业界最易用易学的EDA软件。在MAX+PLUSⅡ上可以完成设计输入、元件适配、时序仿真和功能仿真、编程下载整个流程,它提供了一种与结构无关的设计环境,是设计者能方便地进行设计输入、快速处理和器件编程。MAX+PLUSⅡ界面友好,使用便捷,被誉为业界最易学易用的EDA软件。支持原理图、VHDL和Verilog语言文本文件,以及波形与EDIF等格式的文件作为设计输入,并支持这些文件的任意混合设计MAX+PLUSⅡ具有门级仿真器,可以进行功能仿真和时序仿真,能够产生精确的仿真结果。在适配之后,MAX+PLUSⅡ生成供时序仿真用的EDIF、VHDL和Verilog三种不同格式的网表文件。 VHDL简介:VHDL 的英文全名是 Very-High-Speed Integrated Circuit Hardware Description Language,诞生于 198

文档评论(0)

wendan118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档