- 1、本文档共40页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
七段数码管译码器 实验二 7段数码显示译码器
导读:就爱阅读网友为您分享以下“实验二 7段数码显示译码器”的资讯,希望对您有所帮助,感谢您对92的支持!
《EDA与数字系统设计》实验报告
分析:图中输入为“0011”,其中,“1”对应的灯亮,“0”对应的灯不亮。LED7相应
的输出为“1001111”时,数码管的7个段:a,b,c,d,e,f,g分别接1、1、1、1、0、0、1;接有高电平的段发亮,于是数码管显示“3”。
【实验心得和体会】
通过实验,我能将从书本上学到的知识应用于实践,学会了如何使用Verilog HDL文本文件进行逻辑设计输入源程序及仿真工具的使用方法,但在实验中也遇到了不少问题,多愧老师的指导。同时,我明白了:在我们遇到不明白的问题时首先应独立思索,若自己实在无法解决,要及时请教于老师和同学,并能充分利用图书馆的资料,搜索查找所需信息。俗话说:熟能生巧,我相信只要我练习,多思索,就会有进步。
第 - 5 - 页 共 5 页
实验二 7段数码显示译码器
【实验目的】
1. 设计七段显示译码器,并在实验板上验证
2. 学习Verilog HDL文本文件进行逻辑设计输入;
3. 学习设计仿真工具的使用方法;
【实验内容】
1. 实现BCD/七段显示译码器的“ Verilog ”语言设计。
说明:7段显示译码器的输入为:IN0…IN3共5根, 7段译码器的逻辑表同学自行设计,要求实现功能为:输入“ 0…15 ”(二进制),输出“ 0…9…F ”(显示数码),输出结果应在数码管(共阴)上显示出来。
2. 使用工具为译码器建立一个元件符号
3. 设计仿真文件,进行验
您可能关注的文档
- 一级建造师机电实务 2009~2012二级建造师机电法规、施工管理、机电实务三科考试真题及答案(精编).doc
- 一级建造师法规真题 一级建造师考试真题及答案《建设工程法规及相关知识》2008.doc
- 一级建造师法规真题 一级建造师考试真题及答案解析(建设工程法规与相关知识)2004-2010.doc
- 【黄金交易】领峰贵金属早评:金银回归理性,未来关注G20峰会.doc
- 一级建造师真题及答案 2012年一级建造师《工程项目管理》真题及答案.doc
- 一级建造师法规知识点 2011年全国一级建造师考试《建设工程法规及相关知识》小抄.doc
- 一级建造师报考流程 2015年天津一级建造师报考条件与流程.doc
- 一级建造师法规知识点 一级建造师《法规及相关知识》实战模拟试卷(三).doc
- 一线串珠_图文.doc
- 一级法律真题(10、11、12).doc
文档评论(0)