3w功放芯片 全差分运算放大器设计.doc

  1. 1、本文档共44页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
3w功放芯片 全差分运算放大器设计 导读:就爱阅读网友为您分享以下“全差分运算放大器设计”的资讯,希望对您有所帮助,感谢您对92的支持! 全差分运算放大器设计 岳生生(200403020126) 一、设计指标 以上华0.6um CMOS 工艺设计一个全差分运算放大器,设计指标如下: ? 直流增益 : gt;80dB ? 单位增益带宽 : gt;50MHz ? 负载电容 : =5pF ? 相位裕量 : gt;60度 ? 增益裕量 : gt;12dB ? 差分压摆率 : gt;200V/us ? 共模电压 : 2.5V (VDD=5V) ? 差分输入摆幅 : gt;±4V 二、运放结构选择 运算放大器的结构重要有三种:(a)简单两级运放,two-stage。如图2所示;(b)折叠共源共栅,folded-cascode。如图3所示;(c)共源共栅,telescopic。如图1的前级所示。本次设计的运算放大器的设计指标要求差分输出幅度为±4V,即输出端的所有NMOS管的V管的V DSAT,P DSAT,N 之和小于0.5V,输出端的所有PMOS 之和也必须小于0.5V。对于单级的折叠共源共栅和直接共源共栅两种结构,都比较难达到该 要求,因此我们采用两级运算放大器结构。另外,简单的两级运放的直流增益比较小,因此我们采用共源共栅的输入级结构。考虑到折叠共源共栅输入级结构的功耗比较大,故我们选择直接共源共栅的输入级,最后选

文档评论(0)

raojun00007 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档